- 1、本文档共50页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
--概念、方法与工具
2023/9/6星期三2西安邮电大学微电子学系
基于ICC的数字IC后端设计流程UseICCompilertoperformplacement,DFT,CTS,routingandoptimization,achievingtimingclosurefordesignswithmoderatetohighdesignchallenges.2023/9/6星期三3西安邮电大学微电子学系
基于ICC的数字IC后端设计流程2023/9/6星期三4西安邮电大学微电子学系
布局布线的准备工作,读入网表,跟Foundry提供的STDCell、Pad库以及Macro库进行映射。2023/9/6星期三5西安邮电大学微电子学系
2023/9/6星期三6西安邮电大学微电子学系
Providetimingandfunctionalityinformationforallstandardcells(and,or,flipflop,…)Providetiminginformationforhardmacros(IP,ROM,RAM,…)AreusuallythesameonesusedbyDesignCompilerduringsynthesisArespecifiedwithvariables:target_library2023/9/6星期三7西安邮电大学微电子学系
逻辑单元库:一个完整的单元库由不同的功能电路所组成,种类和数量很多,根据其应用可分为三类:专用模块(如ASSP、DSP等)Blackbox商业IP(如ARM、标准单元等)模拟模块(如PLL、振荡器等)输入输出单元(I/Opadcell)输入2023/9/6星期三8西安邮电大学微电子学系
2023/9/6星期三9西安邮电大学微电子学系
物理单元库:和逻辑单元库分类相同,但也包括一些特殊单元,在后端物理实现中的作用有别于其他逻辑电路填充单元(filler/spacer)I/Ospacer用于填充I/O单元之间的空隙以形成powerring标准单元fillercell与逻辑无关,用于把扩散层连接起来满足DRC规则和设计需求,并形成powerrails电压钳位单元(tie-high/tie-low)二极管单元(diode),对违反天线规则的栅输入端加入反偏二极管,避免天线效应将栅氧击穿时钟缓冲单元(clockbuffer/clockinverter):为最小化时钟偏差(skew),插入时钟缓冲单元来减小负载和平衡延时延时缓冲单元(delaybuffer):用于调节时序阱连接单元(well-tapcell):主要用于限制电源或地与衬底之间的电阻大小,减小latch-up效应电压转换单元(level-shifter):多用于低功耗设计2023/9/6星期三10西安邮电大学微电子学系
时序库:描述单元库中各个单元时序信息的文件。(.lib库)单元延时物理库:是对版图的抽象描述,她使自动布局布线成为可能且提高了工具效率(.lef库),包含两部分技术LEF:定义布局布线的设计规则和foundry的工艺信息单元LEF:定义sc、macro、I/O和各种特殊单元的物理信息,如对称性、面积大小、布线层、不可布线区域、天线效应参数等2023/9/6星期三11西安邮电大学微电子学系
TheTechnologyFile(.tffile):Thetechnologyfileisuniquetoeachtechnology;Containsmetallayertechnologyparameters:Numberandnamedesignationsforeachlayer/viaPhysicalandelectricalcharacteristicsofeachlayer/viaDesignrulesforeachlayer/Via(Minimumwirewidthsandwire-to-wirespacing,etc.)UnitsandprecisionforelectricalunitsColorsandpatternsoflayersfordisplay…2023/9/6星期三12西安邮电大学微电子学系
1.SpecifytheLogicalLibraries2023/9/6星期三13西安邮电大学微电子学系
2023/9/6星期三14西安邮电大学微电子学系
3.Createa“Container”:TheDesignLibrary2
文档评论(0)