论文电科班王加加.doc

  1. 1、本文档共72页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
编号:( )字 号 本科生毕业设计(论文) 题目: 姓名: 学号: 班级: 二〇一一年六月 中 国 矿 业 大 学 本科生毕业设计 姓 名: 王加加 学 号: 学 院: 信息与电气工程学院 专 业: 电子科学与技术 设计题目: 基于FPGA的高速频率计设计 指导教师: 付慧生 职 称: 教授 2011年 6 月 徐州 中国矿业大学毕业设计任务书 学院 信息与电气工程学院 专业年级 电子科学与技术07-4班 学生姓名 王加加 任务下达日期: 2010年 月 1日 毕业设计日期: 2010 年月 1 日 至 2010年 6月 1日 毕业设计题目: 基于FPGA的高速频率计的设计 毕业设计专题题目: 毕业设计主要内容和要求: 设计目标: 利用FPGA进行1MHZ~100MHZ的高速频率测量,输入频率信号可以是0.1~2V的方波,也可以是有效值为0.1~2V的正弦波。 首先完成输入信号的预处理,得到标准TTL脉冲信号,送入FPGA中来进行频率测量,驱动一个8位扫描显示的LED显示器,实现输入信号的数字显示。 设计要求: 完成输入信号预处理电路设计,得到标准TTL脉冲信号; 用FPGA为核心进行高频频率测量; 8位扫描驱动数字显示; 完成FPGA高速频率计的硬件与软件设计; 完成系统功能仿真。 院长签字: 指导教师签字: 中国矿业大学毕业设计指导教师评阅书 指导教师评语(①基础理论及基本技能的掌握;②独立解决实际问题的能力;③研究内容的理论依据和技术方法;④取得的主要成果及创新点;⑤工作态度及工作量;⑥总体评价及建议成绩;⑦存在问题;⑧是否同意答辩等): 成 绩: 指导教师签字: 年 月 日 中国矿业大学毕业设计评阅教师评阅书 评阅教师评语(①选题的意义;②基础理论及基本技能的掌握;③综合运用所学知识解决实际问题的能力;④工作量的大小;⑤取得的主要成果及创新点;⑥写作的规范程度;⑦总体评价及建议成绩;⑧存在问题;是否同意答辩等): 成 绩: 评阅教师签字: 年 月 日 中国矿业大学毕业设计答辩及综合成绩 答 辩 情 况 提 出 问 题 回 答 问 题 正 确 基本 正确 有一般性错误 有原则性错误 没有 回答 答辩委员会评语及建议成绩: 答辩委员会主任签字: 年 月 日 学院领导小组综合评定成绩: 学院领导小组负责人: 年 月 日 摘 要 时间和频率是电子技术中两个重要的基本参数,而高速的频率测量技术是科学技术现代化和国防现代化不可缺少的重要组成部分。因此发展高速的频率测量技术已经成为迫切需求,而具有设计灵活、高效、成本低、开发周期短特点的FPGA技术成为理想选择。 本文所设计的高速频率计主要FPGA频率计模块和信号预处理模块这两部分组成。FPGA频率计模块以FPAG技术为基础,以EDA软件开发工具为平台,硬件描述语言Verilog HDL进行系统设计。阐述了频率计的测量原理、结构和方法,同时对FPGA技术的开发流程进行了详细的。信号预处理模块主要是使被测信号经放大、整形等处理成为标准TTL脉冲,本文详细设计并了具体的放大、整形电路。 关键词:高频; 现场可编程门阵列; 电子设计自动化; Verilog; 标准TTL脉冲 ABSTRACT Time and frequency are two important basic parameters electronics. And the meas

文档评论(0)

六六书屋 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档