《数逻实验—病床呼叫系统设计报告》.doc

《数逻实验—病床呼叫系统设计报告》.doc

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数逻实验—病床呼叫系统设计报告 实验名称:病床呼叫系统 二、实验目的: 认识客观世界,获取科学知识不外乎两种途径:直接和间接。数字逻辑、计算机组成理论课的学习是我们获得了理论知识,间接的拥有了数字电路的设计能力。改造客观世界还需要实现能力,这来源于实验课的学习。理论知识在实验课中活化,使我们拥有了数字电路的设计能力,同时完成了认识、改造客观世界所需要的设计与实现综合能力的培养,这正是实验课的重要意义。 数字逻辑实验是一门独立课程、有独立学分的实践性教学环节,同“数字逻辑”理论讲授课程有密不可分的关系,起着相辅相成的作用,也是在“数字逻辑”课的基础上,进一步深化的实践环节。 其主要目的是通过指导学生循序渐进地独立完成数字逻辑电路的设计任务,加深学生对理论知识的理解,提高学生的动手能力,独立分析、解决问题能力,协调能力和创造性思维能力。提高学生在数字逻辑电路应用方面的实践技能,树立严谨的科学作风,培养学生综合运用理论知识解决实际问题的能力,学生通过电路的设计、安装、调试、整理资料等环节,初步掌握工程设计方法和组织实践的基本技能,逐步熟悉开展科学实践的程序和方法,本课程设计培养、启发学生的创造性思维,进一步理解数字逻辑电路的概念,掌握小型数字逻辑系统的设计方法,掌握小型数字逻辑系统的组装和调试技术,掌握查阅有关资料的技能。 数字逻辑实验的大实验基本任务是设计一个小型数字逻辑系统。 课程设计目的是一方面使我们能够进一步理解课程内容,基本掌握数字逻辑系统设计和调试的方法,增加数字逻辑电路设计方面的应用知识,培养我们的实际动手能力以及分析、解决问题的能力。另一方面也可使我们更好地巩固和加深对基础知识的理解,学会设计中小型数字系统的方法,独立完成调试过程,增强我们理论联系实际的能力,提高电路分析和设计能力。通过实践引导我们在理论指导下有所创新,为专业课的学习和日后工程实践奠定基础。通过设计,一方面可以加深我们的理论知识,另一方面也可以提高我们考虑问题的全面性,将理论知识上升到一个实践的阶段。 三、实验环境(实验所使用的器件、仪器设备名称及规格): 1、Dais-D2H+ 智能可编程数字逻辑电子技术实验仪 主要技术性能特点: (1)、直流电压源:+5V/1V,±12V/0.2A(均有过载保护、自动恢复功能) (2)、信号源:函数信号发生器(输出:方波、三角波、正弦波,输出频率:10Hz~100K Hz)4位单脉冲及相位滞后脉冲、12位逻辑电平开关、12位LED逻辑电平指示、6位BCD码数码管显示、4位BCD码数字拨码开关、时钟源1Hz、10Hz、100Hz、1KHz、10KHz、100KHz、1MHz。 (3)、测试部分:频率计0~300KHz、三态逻辑测试笔 (4)、实验扩展区:40芯万能锁紧插座4个、28芯万能锁紧插座2个、44芯ISP编程插座1个、电位器组、电阻、电容、二极管等器件及插座若干个。 2、所用芯片: 74LS74: 74LS74内含两个独立的D上升沿双D触发器,每个触发器有数据输入端D,置位输入端,复位输入端,时钟输入和数据输出。置位输入和复位输入的低电平是输出预置或清除,而与其他输入端的电平无关。当置位输入端和复位输入端均无效(高电平)时,符合建立时间要求的D数据在CP上升沿作用下送到输出端。 74LS193: 193为可预置的十进制同步加减计数器,共有两种线路形式。193的清除端是异步的。当清除端(CLEAR)为高电平时,不管时钟端(C DOWN,C UP)状态如何,即可完成清除功能。193的预置是异步的。当置入控制器(LOAD)为低电平时,不管时钟端(C DOWN,C UP)状态如何,输出端(Qa-Qd)即可预置为与数据输入端(A-D)相一致的状态。193的计数是同步的,靠C DOWN,C UP上升沿的作用下Qa-Qd同时变化,从而消除了异步计数器中出现的计数尖峰。当进行加计数或减计数时可以分别利用C DOWN和C UP,此时另一个应该为高电平。当计数上溢出时,进位输出端(CARRY)输出一个低电平脉冲,其宽度为C UP低电平部分的低电平脉冲;当计数下溢出时,错位输出端(BORROW)输出一个低电平的脉冲,其宽度为C DOWN低电平部分的低电平脉冲。当把BORROW和CARRY分别连接后一级的C DOWN、C UP,即可进行级联。 以下为74LS193的逻辑电路图和引脚图、功能表: 74LS00: 00 为四组 2 输入端与非门(正逻辑)   Y=(AB)非    Input Input Output A B Y L L H L H H H L H H H L 在优先编码器电路中,允许同时输入两个以上编码信号。不过在设计优先编码器时,已经将所有的输入信号按优先顺序排了队。在同时存

文档评论(0)

189****3564 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档