单片机课程设计定时开关.doc

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
单片机课程设计 课题: 定时开关 系 别: 电气与电子工程系 专 业: 电气工程及其自动化 姓 名: 李欢欢 学 号: 091410121 指导老师: 李小敏 杨帆 河南城建学院 2012年01月11日 一、设计目的 通过《单片机原理与应用》课程设计,巩固单片机及其扩展系统设计的方法和设计原则及相应的硬件调试的方法,进一步加深单片机及其扩展系统设计和应用的理解。 经过对课题设计方案的分析、设计、比较、选择、熟悉系统的开发、研制的过程。尤其是软硬件设计的方法、内容及步骤。同时提高动手实践能力和严谨的科学思维能力。 二、设计要求 1、设置一按键k1,使装置处于运行或设置状态。 2、设置一按键k2,能够实现时间调节的增加或减少。 3、设置一按键k3,k4,k5,分别用于调节时间的时,分,秒位。 4、设置一复位键能够实现时间的复位,即初始状态23时59分59秒。 三、总体设计 3.1总体框图 图1 系统总体方块图 3.2工作原理? 主程序框图 图2 主程序流程图 四、各部分电路设计 4.1单片机 1、芯片:AT89C51 AT89C51是各单片机中最为典型和最有代表性的一种是一种带4KB闪烁可编程可擦除只读存储器(FPEROM—Falsh Programmable and Erasable Read Only Memory)的单片机,可稳定地工作于5V的电源下。其集成度高、功能强、能耗低、通用性好、价格便宜。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器。其组合而成的配件产品在日常生活的使用过程中非常方便、简单且实用,深受着广大消费者的喜爱。 AT89C51管脚说明如下: Vcc:供电电压端。 GND:接地端。 ???P0口:P0口为三态双向口,能带8个TTL电路。有两种功能:第一功能是一个8位漏极开路型的双向I/O口,这时P0口可看做数据总线;第二功能是在访问外部存储器时,分时提供低8位地址和8位双向数据总线,这时先用做地址总线再用做数据总线。在FIASH编程时,P0 口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。P0口内部无上拉电阻,作为I/O口使用时,必须外接上拉电阻。 ???P1口:P1口是一个内部带上拉电阻的8位准双向I/O口(使用前有一个准备动作),负载能力为4个TTL电路。在FLASH编程和校验时,P1口作为第八位地址接收。 ???P2口:P2口为一个内部带上拉电阻的8位准双向I/O口,P2口缓冲器可接收、输出4个TTL门电流。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。 ???P3口:P3口是一个内部带上拉电阻的准双向I/O口,可接收输出4个TTL门电流。同时为闪烁编程和编程校验接收一些控制信号。P3口的8个引脚都有各自的第二功能,可作为AT89C51的一些特殊功能口,如表1所示。 表1 P3口第二功能 P3口引脚 第二功能 注释 P3.0 串行输入口 P3.1 串行输出口 P3.2 外部中断0输入 P3.3 外部中断1输入 P3.4 定时/计时器0外部输入 P3.5 定时/计时器1外部输入 P3.6 外部数据存储器写信号 P3.7 外部数据存储器读信号 ?? RST/Vpd:RST为复位信号输入端。当振荡器复位器件时,要保持RST脚两个机器周期(24个时钟周期)以上的高电平时间。 ALE/PROG:ALE为地址锁存允许信号,当访问外部存储器时,ALE用来锁存P0口送出的低8位地址信号。 ??? PSEN:外部程序存储器的读选通信号。在由外部程序存储器取指期间,PSEN产生负脉冲做为外部ROM的选通信号,每个机器周期两次PSEN有效。但在访问外部数据存储器时,不会产生有效的PSEN信号。PSEN可驱动8个LSTTL门输入端。 ????EA/Vpp:访问外部程序存储器控制信号。当EA保持低电平时,则在此期间只访问外部程序存储器(0000H-FFFFH)。当EA端保持高电平时,CPU访问程序存储器有两种情况:一是访问的地址空间在0到4KB范围内,CPU访问片内程序存储器;二是访问的地址超出4KB时,CPU将自动执行外部程序存储器的程序。 XTAL1:晶体振荡电路的反向器输入端。

文档评论(0)

mx597651661 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档