- 1、本文档共24页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
常 熟 理 工 学 院
电气与自动化工程学院
《单片机技术》课程设计
题目: 自动打铃系统设计
姓 名:
学 号:
班 级:
指导教师:
起止日期:
课程设计答辩记录
系 专业 班级 答辩人
课程设计题目
说明:主要记录答辩时所提的问题及答辩人对所提问题的回答
课程设计(论文)
题 目 名 称 自动打铃系统
2013年 4月 11 日 第一章 目录
第一章.目录..........................................1
第二章.课程设计任务书................................2
第三章.总体设计方案..................................3
第四章.操作及使用说明................................6
第五章.硬件原理图....................................8
第六章.程序流程.......................................9
第七章.调试.运行及其结果............................10
.收获及体会...................................10
第九章.参考文献.....................................11
第十章.代码及元件清单...............................12
第二章.《单片机技术》课程设计任务书
题目:自动打铃系统设计
一、课程设计任务
本课题要求应用以51单片机为核心设计一自动打铃系统,能完成基本计时和显示功能铃声可用基本计时和显示功能(用小时制显示)。包括上下午标志,时、分的数字显示,秒信号指示能设置当前时间(含上、下午,时,分)?????能实现基本打铃功能,规定:
上午:00铃:打铃秒、停2秒、再打铃秒。
下午:30铃:打铃秒、停2秒、再打铃秒。
设计课题简要概述
自动打铃装置用于工厂、学校等地的时间控制,本设计是按照学校作息时问设定的,模拟了电了钟显示时、分、秒。还根据学校的作息时间按时打铃,本系统有4 个按钮,分别用来调时、调分、秒和强制打铃及强制关铃,以保证始终与标准时间相吻合。
首先设计出本系统的硬件基本框图,根据框图设计电气原理图,简要概述基本原理,按照设计技术参数设计出各部分程序。
系统软硬件划分
由于需要最小系统设计,因此,极大地介于系统的硬件成本,所有能用软件实现的功能都用软件完成,如按键的去抖,采用延时,显示部分用动态显示等,这样硬件部分的设计可以采用单片机最小系统,所谓最小系统时仅有程序存储器和时钟及复位电路的单片机系统。
单片机选型
根据课题的具体内容,任务要求,计时、校时、定时、键盘显示等功能,经多方面考虑,所选系统选项用.与MSC-51单片机完全兼容的AT89C51 低功耗单片机。
AT89C51是一种带4K字节闪烁可编程可擦除只读存储器的低电压,高性能CMOS8位微处理器,俗称单片机。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。脚说明:VCC:供电电压。P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0 口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。
您可能关注的文档
- 《CAN总线与RS-232、SPI总线转换模块的设计》电子信息工程论文.doc
- 《财务管理专题》分组课程设计报告 二重重装集团财务诊断报告论文.doc
- 15万吨乙烯裂解气分离乙烯浮阀塔设计 化学工程与工艺毕业论文.doc
- 80C51单片机并行IO口的扩展毕业设计.doc
- 2012年计算机毕业论文-药品进销存管理系统的设计与实现(本科).doc
- 3100TEU集装箱建造工艺 船舶工程系毕业设计.doc
- B2C网站消费者行为分析及对策研究 电子商务毕业论文.doc
- CAD在通信工程方面应用 通信技术毕业论文.doc
- CK5116A立式车床数控设计 机械工程系毕业设计.doc
- FM收音机和机器猫的焊接与改装 电子信息毕业论文.doc
文档评论(0)