24+bit高精度数据采集系统接口电路的FPGA实现.pdf

24+bit高精度数据采集系统接口电路的FPGA实现.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第29卷第3期 电子器件 V01.29N0.3 2006年9月 a曲雠J0u刚。f№咖D朗缸 sep.2006 m CiI础h哪锄ent (VX盱Zinn,PANM;”g_ki,LI么-口i口竹 (1kC缸缸胛o,h^忡邮矗帆&f扰ce删dEh舒’*圹;q譬.矾【n曲4,lU矗俯{i臼,o矶搬螂讲∞H曲d066004.aI由珥) andDSPis to Abstr扯t:ThewhichtheinterfacebetweenCS5381 too isresolved probIem compIeXdesign by FPGAwithVHDLThe includesmulti-channelA/Dconversion,data in- using design data As is circuitand buffereto its structure,it fitforthe meas— terrupt simple especially highaccuracy it uremeIlt andcanbe asneeded,S0is forthe system expandedeasily applieduniversallyhighaccuracysys— can to te札Intheactual of reachabout100dB.Soitisvaluable system,thedyna血crange outputsig髓l tD tlle intheweak detectiDn general如etecllllolojgy sjgnal syst啦 Kqwo珂s:DSP;TMS320c32;CS5381;FPGA;VHDLDesigll EEAOC:1265 24 齐雪莲,潘明海,李雅倩 (燕山大学信息科学与工程学院,河北秦皇岛066004) 摘 的同步高精度模/数转换、数据预处理’中断、数据缓存等电路的设计。奉方案外国电路结构简单可靠,特别适用于高精度数 据采集系统中,而且可以根据需要易于对系统进行扩展。有一定的通用性。实际应用系统中。输出信号的动态范围接近100 dB,在弱信号的测量中,有很高的推广价值。 关键词:D6P,TMS320c32ICS5381lFⅨ漶fV皿L语言设计 中圈分类号:1T盯9 文献标识码:A 文章编号:l∞5—94如(2∞6)03.095s—舛 CS5381是目前市场上动态范围和采样速率两转换精度}采样速率可以达到19zkHz;兼容2.5~5 dBTHD+ 项指标都很突出的一款24位高精度ADc,在高精v逻辑电平;低噪声、噪声分离度为110 密测量系统中发挥着重要作用。本系统中所用FP N;带有线性相位抗混叠滤波器;采用差动模拟信号 输入方式;具有主从两种工作模式,具有溢出监测功 GA是Ⅺlinx公司最近推出的spar乜n3系列,其性 能优越,有着很

文档评论(0)

yan666888 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档