VHDL--Quartus II调用Modelsim进行仿真.docVIP

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
VHDL ----- Quartus II(11.1版本)调用Modelsim进行仿真 之前仿真一直是用Quartus II自带的“Vector Waveform File”,但因其功能有限,在老师的推荐下接触了Modelsim,捣腾了一段时间之后总算有所收获了。在查资料的过程中,发现好多二者联合的讲解都是用Verilog语言写的例子,而VHDL很少。以下是我总结的用VHDL语言的具体步骤以及要注意的细节~~坎坷的路就略过了,直接展示成果。 例子是‘八位七段数码管的动态扫描显示’ 用Quartus II 进行VHDL语言编译 首先建立工程 File-New project Wizard(第三个图标) 填入所建工程的目录以及名称,注意稍后的源程序中实体名必须和这里的名称相同。填好后单击finish,然后单击yes。 新建VHDL源程序文件 File-New-VHDL File-OK 将程序写进去(这里只讲步骤,不讲源程序的写法) 注意:程序中的实体名必须和之前建工程时所命名的文件名相同! 然后保存一下,不用改动,直接单击保存。 编译 快捷键按钮在界面中上方的红色倒三角,显示编译成功之后关闭编译报告。 4.设备设置 具体的实验器件根据提供的实验板设定 Assignment-Device 引脚分配 Assignment-Pin Planner 在Location下的方格中填入对应的硬件引脚,也是根据实验板而定 6.引脚分配好之后再次编译一下,使分配的引脚起作用。 调用Modelsim 设置仿真工具为Modelsim-altera Tool-Options-EDA Tool Options, 在Modelsim-Altera后面的地址改为Modelsim-Altera.exe在你电脑中的位置,然后点击OK。 写TestBench文件,这里使用Quartus II生成的模板 Processing-start-Start TestBench Template Writer, 显示成功后关闭生成报告。 这时会生成后缀为.vht的文件就是我们需要的,可以在这个实验开始时所建工程名的文件夹下的simulation子文件夹下找到。我们可以通过Quartus II左上角的打开图标打开.vht文件,注意把文件类型更改成All files或者下图所示的类型,否则会找不到。然后在simulation文件夹下找到并打开它。 模板已经给出了端口部分的代码、接口变量的声明和例化语句映射等,我们要做的就是在其后的进程Process中填入需要的测试代码。如下: 注意:init和always为关键字,需要改动一下 保存一下 将TestBench添加到工程中 单击Open 点击Add后,一直单击OK到Setting界面全部关闭。 可以开始仿真了 Tools-Run simulation Tool-RTL Simulation,这时就会自动启动Modelsim软件 如果之前的主程序以及TestBench没有错误了,就会出现下面的界面 点击上面的红点(stop), 单击Run按钮(旁边的时间根据实际需要调整),并通过Ctrl+鼠标滚动或者界面上的加号按钮,可以将波形调整到如下容易察看的间距,另外如果感觉一串0和1的组合不容易看懂,可以右击通过下面的方式将二进制数改为十进制或者十六进制的形式。 最终的波形图如下:经检验与实验目的相符合,是正确的。 另外,可以滚动波形下方的游标来观察不同时刻的波形。 至此,Quarts II调用Modelsim已经圆满完成了,剩下的就是将程序下载到硬件实验板上进行验证了。 注意: 1.工程名称必须和主程序(.Vhd文件)中的实体名相同。 2.TestBench名称必须和TestBench程序(.Vht文件)中的实体名相同。 3.所有在进程(process)中用到的变量和信号都要进行初始化,否则会在仿真波形中得不到输出。比如本例主程序中的变量q1,Testbench程序中的clk和key。 4.生成的TestBench模板根据需要、习惯可以任意改动。

文档评论(0)

caijie1982 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档