数控带通报告.docVIP

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数控带通报告,数控实习报告,数控铣床实习报告,数控实训报告,数控机床实习报告,数控顶岗实习报告,数控车床实习报告,数控毕业实习报告,数控专业实习报告,数控自动编程实训报告

沈阳航空航天大学 综 合 课 程 设 计 数控带通滤波器电路的设计 班 级 学 号 2011040201006 学 生 姓 名 崔亚南 指 导 教 师 石剑民 课 程 设 计 任 务 书 课程设计的内容及要求: 一、设计说明 利用赛论-凯带通滤波器电路 ,实现二阶步进可调的数控带通滤波电路。利用单片作为控制器。用多路选择开关CD4051作为步进参数选择器实现步进可调。电路框图如下: 图1 数控带通滤波器电路的设计原理方框图 二、技术指标 滤波器中心频率从10kHz到45kHz,5kHz步进,对其他指标不做要求。 三、设计要求 1.要求用PROTEUS仿真出结果。 2.有手动复位(清零)功能。 3.可选元件:(1)运算放大器LM324,多路选择器CD4051,单片机AT89S51, 数码显示器LED。 四、实验要求 根据设计要求设计系统电路,并制定仿真实验方案; 要求对每一步的中心频率绘制幅频特性图。 五、推荐参考资料 1. 谢自美. 电子线路设计·实验·测试. [M]武汉:华中理工大学出版社, 2000年 2. 阎石. 数字电子技术基础. [M]北京:高等教育出版社,2006年 3. 付家才. 电子实验与实践. [M]北京:高等教育出版社,2004年 4.胡汉才。单片机原理及接口技术[M]北京: 清华大学出版社,2005年 六、按照要求撰写课程设计报告 成绩评定表 评语、建议或需要说明的问题: 指导教师签字: 日期: 成 绩 任务说明 本次设计利用AT89S51单片机控制多路选择器CD4051,并用Sallen-Key带通滤波器电路实现二阶步进可调的数控带通滤波电路。要求滤波器中心频率从10kHz到45kHz,5kHz步进,用proteus仿真出结果。可选元件为运算放大器LM324,多路选择器CD4051,单片机AT89S51,数码显示器LED等。 元件原理及电路原理说明 AT89S51 为 ATMEL 所生产的可电气烧录清洗的 8051 相容单芯片。其各引脚功能如下: VCC:AT89S51 电源正端输入,接+5V。 VSS:电源地端。 XTAL1:单芯片系统时钟的反相放大器输入端。 XTAL2:系统时钟的反相放大器输出端,一般在设计上只要在 XTAL1 和 XTAL2 上接上一只石英振荡晶体系统就可以动作了,此外可以在两引脚与地之间加入一小电容,可以使系统更稳定,避免噪声干扰而死机。 RESET:AT89S51的重置引脚,高电平动作,当要对晶片重置时,只要对此引脚电平提升至高电平并保持两个机器周期以上的时间,AT89S51便能完成系统重置的各项动作,使得内部特殊功能寄存器之内容均被设成已知状态,并且至地址0000H处开始读入程序代码而执行程序。 EA/Vpp:EA为英文External Access的缩写,表示存取外部程序代码之意,低电平动作,也就是说当此引脚接低电平后,系统会取用外部的程序代码(存于外部EPROM中)来执行程序。 ALE/PROG:ALE是英文Address Latch Enable的缩写,表示地址锁存器启用信号。AT89S51可以利用这支引脚来触发外部的8位锁存器(如74LS373),将端口0的地址总线(A0~A7)锁进锁存器中,因为AT89S51是以多工的方式送出地址及数据。平时在程序执行时ALE引脚的输出频率约是系统工作频率的1/6,因此可以用来驱动其他周边晶片的时基输入。 PSEN:此为Program Store Enable的缩写,其意为程序储存启用,当8051被设成为读取外部程序代码工作模式时(EA=0),会送出此信号以便取得程序代码,通常这支脚是接到EPROM的OE脚。AT89S51可以利用PSEN及RD引脚分别启用存在外部的RAM与EPROM,使得数据存储器与程序存储器可以合并在一起而共用64K的定址范围。 PORT0(P0.0~P0.7):端口0是一个8位宽的开路汲极(Open Drain)双向输出入端口,共有8个位,P0.0表示位0,P0.1表示位1,依此类推。其他三个I/O端口(P1、P2、P3)则不具有此电路组态,而是内部有一提升电路,P0在当做I/O用时可以推动8个LS的TTL负载。如果当EA引脚为低电平时(即取用外部程序代码或数据存储器),P0就以多工方式提供地址总线(A0~A7)及数据总线(D0~D7)。设计者必须外加一锁存器将端口0送出的地址栓锁住成为A0~A7,再配合端口2所送出的A8~A15合成一完整的16位地址总线,而定址到64K的外部存储器空间。 PORT2

您可能关注的文档

文档评论(0)

mydoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档