基于FPGA的VGA显示模式和像素频率的识别.pdfVIP

基于FPGA的VGA显示模式和像素频率的识别.pdf

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的VGA显示模式和像素频率的识别.pdf

第 34 卷第 1期 电 子 工 程 师 Vol. 34 No. 1 2008年 1月                EL ECTRON IC EN GIN EER                  J an. 2008 基于 FPGA 的 VGA 显示模式和像素频率的识别 刘  威 ,石彦杰 ,高  博 (四川大学物理学院微电子系 , 四川省成都市 6 10064) ( ) ( ) 摘  要 :描述了一种基于 FPGA 现场可编程门阵列 识别 V GA 视频图形阵列 显示模式和像素 频率值的方案 。主要基于频率计的设计方法实现 ,并通过硬件电路的验证 。利用 V erilog HDL 语言和 FPGA 的灵活性 ,应用 FPGA 设计嵌入式系统视频采集卡 ,提高了数据处理速度 ,节省了硬件成本 。 关键词 : FPGA ; V GA ;像素频率 ;频率计 ;显示模式 中图分类号 : TN 873 完一行图像电子束回到下一行的最左端 ,每行结束后 0 引 言 电子枪回扫的过程中进行消隐。然后从新开始行扫 视频采集卡不仅能用于影像处理 ,还可以用一台 描 ,消隐 ……,直到扫到荧幕的右下方 , 电子束回到荧 显示器同时显示 、监控多台主机的内容 ,达到实时控制 幕的左上方从新开始新的图像扫描 ,并且在回到荧幕 多台主机的目的。随着数字影像技术的不断发展 ,使 左上方的过程中进行消隐。在消隐过程中不发射电子 ( ) 得视频采集卡的需求不断增加 ,在电子通信与信息处 束 。每一行扫描结束时 ,用 H S 行同步 信号进行同 ( ) 理领域得到广泛应用 。而传统的视频采集卡硬件实现 步 ;扫描完所有的行后用 V S 场同步 信号进行同步 。 复杂 ,难于向便携 、嵌入的方向发展 。因此 ,设计一种 V GA 的行 、场扫描时序见图 1。图中行频和场频 硬件简单 、使用方便 、便于嵌入到系统中的视频信号采 在数量上有很大差别 ,但时序上一样 。因此 , 图 1只是 ( ) ( ) 集电路具有重要的意义 。 示例 H S信号 、V S信号的行 场 扫描时间、行 场 同 ( ) 随着 FPGA 现场可编程门阵列 集成度的增加 、 步时间、前沿时间、后沿时间、激励视频时间等 。 功耗和价格的不断降低 ,现在的视频采集卡的实现可 以由 FPGA 来实现 。本文设计的 V GA (视频 图形阵 ) 列 显示模式和像素频率的识别方法 ,可以作为由 FP GA 实现的视频采集卡的一个模块 ,并且应用中具有 图 1 VGA 信号一个周期内的时序 可靠性高 、性能稳定 、调试简单 、可扩展性好及设计成

您可能关注的文档

文档评论(0)

docinpfd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5212202040000002

1亿VIP精品文档

相关文档