- 1、本文档共61页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第一章HK-IV型EDA实验系统特点介绍
该系统由实验机结合可编程技术开发而成。适用于Altera、Lattice、Xilinx等多种芯片教学实验。可使用VHDL、Verilog、AHDL、原理图、状态图等多种方式设计。
主系统仅用一根下载电缆,无需增加任何适配板即可对Lattice、Xilinx、Aitera、Vantis、Atmel和Cypress等公司的不同芯核电压的FPGA/CPLD器件进行在系统编程。为了适应将来市场发展要求,可以进行软件升级以适应更多型号的FPGA/CPLD。
系统可配置多个公司不同逻辑资源、封装的适配板,且系统主板功能及通用下载电路ASIC的硬件具备可升级性。
系统含标准5V、3V、2.5V、1.8V混合工作电压功率输出电路模块,以便可对适配板上不同芯核电压的FPGA/CPLD器件进行实验和开发。
系统含标准低压(3.3V、2.5V、1.8V),下载口可用于对外部不同芯核电压的FPGA和CPLD器件进行编程下载。
含典型EDA实验必配的标准VGA彩显接口,可用于显卡或工控设备开发(可提供VHDL应用演示实例)。
含典型EDA实验必配的PS/2鼠标、键盘接口(可提供VHDL应用演示实例)。
含典型EDA实验必配的RS232串行接口,同可于硬件串行通信电路开发、编码模块开发等(提供VHDL演示实例)。
含典型EDA实验必配的单片机总线接口及与CPLD/FPGA至PC机双向通信接口(可提供VHDL演示实例)。此实验为学生提供MCS-51汇编语言、VHDL语言、C语言综合应用设计方面的全面锻炼,为学生在电子设计方面的充分发挥提供了可行的平台。
含LED、数码管、扬声器(通过频率控制可奏乐,提供VHDL演示实例)等。
含8个按键、16个开关,供硬件加法器、乘法器、序列检测器、编码器、音乐演奏、脉宽调制、A/D高速采样等设计实验用(提供VHDL演示实例)。
含1Hz~5OMHz标准时钟信号源,是完成PS/2、VGA、RS232通信、音乐演奏、脉宽调制、A/D高速采样等典型EDA项目必备之高频时钟,也是发挥FPGA/CPLD高速特性的可靠保证。
含A/D器件ADCO809及其接口,供FPGA控制的模数转换实验用(提供VHDL演示实例)。
含D/A器件DAC0832及其接口,用于数模转换实验(提供VHDL演示实例)。
含器件AD574的接口。
可进行任何译码显示方式(直通非译码、BCD译码、16进制译码、扫描)的智能译码电路模块。
含串行E2PROM 93CXX系列器件接口电路,适用开发基于FPGA/CPLD的工业智能仪表。
含串行EPROM 24CXX系列器件接口电路,适用开发基于FPGA/CPLD的I2C总线电路结构的工业智能仪表。
含TI公司串行D/A器件TLC5620接口,单5V电压供电,适用基于FPGA数字信号处理电路设计。
含TI公司串行A/D器件TLC549接口,单5V电压供电,适用基于FPGA/CPLD的汽车电子设备、数字伺服系统设计等。
含TI公司串行高速A/D器件ADCO8031接口,单5V电压供电,适用基于FPGA的过程控制和图像传感器信号处理
含Tl公司串行超高速A/D器件TLV1572接口,单5V电压供电,适用于数字信号处理和数字图像处理。
含专用工作电源和内置电源以及RS232通信电缆、通用下载电缆、在系统开发用的下载电缆线。
含适用于多媒体教学的所有配套相关内容的CAI软件。
系统可配置模拟电子线路与信号系统的EDA实验板。该实验板对模拟器件和数字器件都有良好的在系统编程功能,可完成诸如四路加/减法器、信号放大/衰减器、Butterworth、Chebyshev、Elliptical、Gaussian、Bessel、Legendre及双二阶滤波器、电桥平衡测试仪、1.5/2.5/3V参考电压输出、压控振荡器、电压监控器、温度监控器、模/数综合系统设计等设计实验。该实验板可对ispPAClO、ispPAC20、ispPAC80进行各类纯模拟电子线路方面的EDA实验与开发。
第二章 MAX+PLUSⅡ的使用
2.1 MAX+PLUSⅡ概述
MAX+PLUSⅡ是Altera提供的FPGA/CPLD开发集成环境,Altera是世界最大可编程逻辑器件供应商之一。MAX+PLUS II的界面友好,使用便捷,被誉为业界最易用易学的EDA软件。在MAX+PLUSⅡ上可完成FPGA/CPLD设计的整个流程,它提供了一种与结构无关的设计环境,使设计者能方便地进行设计输入、快速处和器件编程。
图2.1上方是MAX+PLUSⅡ编译设计主控界面,它显示了MAX+PLUSⅡ自动设计的各主要处理环节和设计流程。包括设计输入编辑、编译网表提取、数据库建立、逻辑综合、逻辑分割、适配、延时网表提取、编程文件汇编(装配
您可能关注的文档
- 【精品导学案】人教版小学语文五年级上册导学案.doc
- 【精品导学案】苏教版九年级初三数学下册教学案导学案(全).doc
- 【精品导学案】小学三年级下册英语导学案.doc
- 【精品导学案】小学五年级上册语文导学案全册.doc
- 【精品导学案】新模式七年级英语上册导学案.doc
- 10-100kw太阳能光伏发电集中型并网逆变器产业化项目可研报告.doc
- 75t循环流化床锅炉运行规程.doc
- 116MW热水炉运行规程.doc
- 420中央泵房排水设备及供电验算.doc
- 2011考研中医综合真题及解析.doc
- 工业互联网平台数字签名技术规范2025年工业互联网安全态势感知技术标准体系报告.docx
- 2025年水污染治理资金申请与水资源节约型社会建设报告.docx
- 互联网数据中心建设2025年初步设计数据中心智能化改造评估报告.docx
- 电商行业2025年大数据分析在产品创新中的应用报告.docx
- 基于2025年物联网的农产品无损检测技术应用与创新报告.docx
- 2025年资源型城市绿色转型中的绿色教育与培训政策与实施效果报告.docx
- 2025年可穿戴医疗设备市场细分领域:心理压力监测技术创新与需求报告.docx
- 2025年海洋生态保护与修复政策创新案例分析报告.docx
- 矿山尾矿处理新理念2025年应用,生态恢复技术路径分析.docx
- 5.鲁滨逊逊漂流记(节选)一课一练(有答案).docx
文档评论(0)