网站大量收购独家精品文档,联系QQ:2885784924

EDA专业课程设计-用VHDL来实现八位二—十进制异步计数器.doc

EDA专业课程设计-用VHDL来实现八位二—十进制异步计数器.doc

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
目 录 摘 要 I Abstract II 1 MAX+plusⅡ简介 1 1.1 输入 1 1.2 MAX+plusⅡ仿真的实现 1 1.2.1 建立仿真项目的工程文件 1 1.2.2 设计图形文件 2 1.2.3 创建波形文件 3 1.2.4 设计波形文件 4 1.2.5 仿真 4 2原理的说明 5 3 方案的比较 6 3.1 反馈归零法 6 3.2级连法 6 3.3方案比较 6 4方案的说明 8 4.1计数器的设计 8 4.2 显示部分的设计 10 4.3 两部分电路的组合 11 5 总结与体会 13 致 谢 14 参考文献 15 源程序附录 16 摘 要 VHDL语言是一种用于电路设计的高级语言。它在80年代的后期出现。最初是由美国国防部开发出来供美军用来提高设计的可靠性和缩减开发周期的一种使用范围较小的设计语言?。但是,由于它在一定程度上满足了当时的设计需求,于是他在1987年成为ANSI/IEEE的标准(IEEE?STD?1076-1987)ANSI/IEEE的ANSI/IEEE?STD?1076-1993VHDL(Very?High?Speed?Integrated?Circuit Hardware?Descriptiong?Language)Maxplus2 VHDL 计数器 Abstract VHDL is a circuit design for the high-level language. In the late 1980s emerged. Initially by the United States Department of Defense developed for the U.S. troops used to improve the reliability and reduce the development cycle of use smaller language. However, to the extent that it satisfies the design requirements of the time. He then became the 1987 ANSI / IEEE standard (IEEE STD 1076-1987). Further amended in 1993, has become more complete, as ANSI / IEEE ANSI / IEEE 1076-1993 standard STD. At present, most of the CAD manufacturers produce the EDA software compatibility of such standards. VHDL is the brief description of VHSIC (Very High Speed Integrated Circuit Hardware Description Language). The translation into Chinese is ultra-high speed integrated circuits hardware description language. So it is primarily used in digital circuit design. Currently, it is used mostly in FPGA / CPLD / EPLD design in China. , This article mainly to explain the use VHDL to achieve eight two-decimal counter asynchronous method。 Keywords:Maxplus2 VHDL Counter )MAX+plus Ⅱ(如果首次启动,应注册),选择File菜单的new子菜单,在弹出的对话框中选择文件类型为Graphic Editor file,单击OK进入图形文件编辑状态。 选择File菜单的Save As子菜单,将新创建的未命名的图形文件取个名字(因MAX+plus Ⅱ仿真时要产生文件,最好为仿真项目新建一个子目录),单击OK保存。 选择File菜单Project子菜单下的Set Project To Current File将工程文件指向当前图形文件,如图1。 1.2.2 设计图形文件 1)在编辑区任意位置双击,将弹出电路符号放置对话框。图中的中间文本框为MAX+plus Ⅱ提供的元件库。各库简要说明如下: prim库:基本库,包括基本的逻辑单元电路及电路符号。

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档