基于cpld的存包系统的设计.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于cpld的存包系统的设计.doc

基于CPLD的电子存包系统的设计与实现 关键词:存包, CPLD 近年来,随着信息科技的发展,电子存包系统由于其安全性高、可靠性高、方便快捷等特点,在车站码头、超市、图书馆、宾馆、游泳馆、俱乐部等公共场所及机关、企事业单位文件档案管理等部门得到了广泛的应用,有着广阔的市场前景。 1 系统组成 本文所介绍的电子存包系统是一种电脑联网集中控制的磁卡式自动存包系统。如图1所示,系统由集控计算机和分机两级监控系统对存包柜进行监视与控制。 ?? 集控计算机(简称主机)为用户分配箱位和密码,通过与其连接的磁卡读写器将密码写入磁卡中交给用户。主机使用特定的通信协议查询和控制各个分机,然后由分机对其下属箱位进行控制。主机与分机之间采用RS-485接口连接。RS-485在传输距离为1200米时速度可达100kbps、传输距离远、可靠性很高,而且用于多点互连时很方便,可以省掉很多信号线,非常适合用于分布式系统中。 分机具有接收并缓存读卡器数据、与主机通信、控制存包柜动作等功能,主要由CPLD芯片、光耦合模块、该磁卡模块、红外探测模块、电磁锁驱动模块等外围电路组成。CPLD芯片选用Altera公司的EPM3256A TC144-10,其技术参数如表1所示。 表1 EPM3256ATC144-10技术参数 ?? 在本设计中,所有的控制与通信功能全部集成到CPLD内部,充分发挥了CPLD使用灵活、测试方便、可靠性好等优点。 2.1 基本硬件组成 电子存包系统的基本硬件结构,即分机的硬件组成如图2所示。 ?? 电源模块使用变压器将220V交流电变为9V交流电,然后经过整流、稳压输出3.3V、5V、12V三路直流电对分机系统供电。其中,3.3V直流是怪CPLD供电,5V直流电对外围电路供电,12V直流电用来驱动电磁锁。 磁卡数据接收模块主要由一片MAX202和一个9帧D型接口以及五个0.1/μF电容组成,当用户刷卡动作完成时,磁卡中密码数据立即被传送至CPLD中暂存。当主机轮循至该分机时,分机将密码发送给主机。 晶振模块利用4060分频器和4020分频器对2.4576MHz晶振频率进行分频,分别得到9600Hz、153600(9600×16)Hz、2.35Hz的频率信号作为CPLD的输入时钟信号。 红外线发射与接收模块的作用是利用红外线检测各个存包柜内是否有物品,通过红外接收模块将检测结果反馈到CPLD,然后由CPLD发送给主机。 RS-485通信模块中使用了光耦器件4N25进行光电隔离以抑制噪声对通信线路的干扰,并由一片RS-485收发器芯片SN75LBC184实现TTL电平与RS-485电平之间的转换。 电磁锁驱动模块负责对CPLD输出的3.3V开门信号进行放大,以驱动电磁锁进行开关动作。为保证输出功率,采用了二极计流放大,电磁锁由末级功放管BD241驱动。每个分机控制八个箱位,因此如图3所示的驱动电路共有八路。 ?? 另外,本系统还选用了三晶公司生产的SJE-102磁卡读写器和SJE-451读卡器作为磁卡读写设备,分别与主机、分机相连接。 2.2 CPLD内部逻辑设计 CPLD内部逻辑的顶层原理图如图4所示。由图可见,CPLD内部逻辑电路由主控模块(main)、串行数据收发模块(s8)、磁卡数据接收模块(mag_s8)、磁卡数据缓冲模块(mag)以及开门信号延时模块(door)和报警模块(beep)几部分组成。 ?? 2.2.1 主控部分的设计 主控模块主要由一个状态机实现,采用VHDL语言描述。该状态机共有四个状态,分别是等待侦听状态、等待寻址帧状态、发送密码及箱位号码并接收主机开箱信号状态和接收主机强制开箱信号状态。 在这里采用全0帧作为复位帧,当接收到复位帧时,系统立即返回等待侦听状态;采用全1帧作为起始标识帧,在等待侦听状态下接收到全1帧时则转入等待寻址帧状态。寻址帧分为一般寻址帧和强制开箱寻址帧两种。一般寻址帧由四位分机编号+“1000”组成,而强制开箱寻址帧由四位分机编号+“0001”组成。当分机在等待寻址帧状态下收到这两种寻址帧时便分别转入发送密码及箱位号码状态和接收主机强制开箱信号状态。 2.2.2 串行数据收发部分的设计 本设计有两个串行数据发送与接收模块,分别用于与主机通信和接收磁卡数据,采用的通信速度都是9600bps。这两部分的设计思想是统一的,其中磁卡数据接收模块只用到串行数据的接收技术。 在发送电路的设计中,利用clk端口的9600Hz时钟信号,根据所采用的帧格式,将主控模块得到的并行数据DATAIN[7..0]前后分别加入起始位、奇偶校验位和停止位后串行输出到端口TXD。 在接收

文档评论(0)

000 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档