- 1、本文档共28页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
⑵地址锁存器8282/8283 8282芯片及真值表见下图 8282(3片)与8086连接见下图。不带DMA方式时OE可接地。 ⑶数据总线接收器8286/8287 引脚 =0时,允许数据通过;否则,禁止数据通过,且输出被置为高阻。 引脚T控制芯片的收发方向。T=0时,A7~A0为输入;反之,A7~A0为输出。 8286(2片)与8086连接见附图。 两个独立的功能部件:执行部件EU、总线接口部件BIU。 AH AL BH BL CH CL DH DL SP BP SI DI CS DS SS ES IP 1 2 4 6 5 3 标志寄存器 总线 控制 逻辑 指令队列 EU 控 制 ALU 地址加法器 ∑ BIU单元 EU单元 AX BX CX DX 内存 接口 EU、BIU并行工作,在执行一条指令时可同时取后面的指令,相比8位CPU的串行工作方式运行速度要快 2.4 80X86微处理器的引脚功能 CPU引脚生成系统总线:ABUS、DBUS、CBUS联接 ROM、RAM、I/O接口形成微型计算机。 微机主板上的扩展插槽就是系统总线的物理表现。 Vcc 40 AD15 39 A16/S3 38 A17/S4 37 36 35 BHE/S7 34 33 32 31 30 29 28 27 DEN(S0) 26 ALE(QS0) 25 24 23 READY 22 RESET 21 A18/S5 A19/S6 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 MN/MX RD HLDA(RQ/GT1) HOLD(RQ/GT0) WR(LOCK) M/IO(S2) TEST INTA(QS1) DT/R(S1) AD14 AD13 AD12 AD11 AD10 AD9 AD8 AD7 AD6 AD5 AD4 AD3 AD2 AD1 AD0 GND NMI INTR CLK GND 8086 CPU 引脚及功能 1、地址线和数据线 (1) AD0 ~ AD15地址数据线 T1:为地址线,A0~A15单向输出三态 T2—T4:为数据线双向三态,D0 ~ D15 (2) A19/S6~A16/S3地址状态线,单向三态 (3)BHE/S7 2.4 80X86微处理器的引脚功能 Vcc 40 AD15 39 A16/S3 38 A17/S4 37 36 35 BHE/S7 34 33 32 31 30 29 28 27 DEN(S0) 26 ALE(QS0) 25 24 23 READY 22 RESET 21 A18/S5 A19/S6 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 MN/MX RD HLDA(RQ/GT1) HOLD(RQ/GT0) WR(LOCK) M/IO(S2) TEST INTA(QS1) DT/R(S1) AD14 AD13 AD12 AD11 AD10 AD9 AD8 AD7 AD6 AD5 AD4 AD3 AD2 AD1 AD0 GND NMI INTR CLK GND 8086 CPU 2、控制总线 2.4 80X86微处理器的引脚功能 MN/MX =0,最大工作模式 =1,最小工作模式 (1)MN/MX工作模式信号 (2)NMI ,不可屏蔽中断, 单向、输入 CPU不可以进行屏蔽。执行完本条指令后控制转移到中断服务程序。(如掉电等特殊情况) (3)INTR,可屏蔽中断, 单向、输入。 只有当IF=1时外设的中断请求才可能被响应。当IF=0时所有的中断申请均不能响应。 Vcc 40 AD15 39 A16/S3 38 A17/S4 37 36 35 BHE/S7 34 33 32 31 30 29 28 27 DEN(S0) 26 ALE(QS0) 25 24 23 READY 22 RESET 21 A18/S5 A19/S6 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 MN/MX RD HLDA(RQ/GT1) HOLD(RQ/GT0) WR(LOCK) M/IO(S2) TEST INTA(QS1) DT/R(S1) AD14 AD13 AD12 AD11 AD10 AD9 AD8 AD7 AD6 AD5 AD4 AD3 AD2 AD1 AD0 GND NMI INTR CLK GND 8086 CPU (4) M/IO M/IO =0,I/O设备操作 =1,存贮器操作 单向输出,读操作有效信号,完成存贮器和外设的读取操作。 M/IO 读操作有效信号,单向、输出 完成存贮器和I/O读
您可能关注的文档
- 第四章 MCS-51的片内接口.ppt
- 第四章 表的操作(二).ppt
- 第四章 程序流程控制语句及程序设计.ppt
- 第四章 传播者.ppt
- 第四章 - 存储管理.ppt
- 第四章 存储器5.ppt
- 第四章 地图的数字化.ppt
- 第四章 电子商务的安全.ppt
- 第四章 非线性电路、时变参量电路.ppt
- 第四章 分析、设计、编码器.ppt
- 10《那一年,面包飘香》教案.docx
- 13 花钟 教学设计-2023-2024学年三年级下册语文统编版.docx
- 2024-2025学年中职学校心理健康教育与霸凌预防的设计.docx
- 2024-2025学年中职生反思与行动的反霸凌教学设计.docx
- 2023-2024学年人教版小学数学一年级上册5.docx
- 4.1.1 线段、射线、直线 教学设计 2024-2025学年北师大版七年级数学上册.docx
- 川教版(2024)三年级上册 2.2在线导航选路线 教案.docx
- Unit 8 Dolls (教学设计)-2024-2025学年译林版(三起)英语四年级上册.docx
- 高一上学期体育与健康人教版 “贪吃蛇”耐久跑 教案.docx
- 第1课时 亿以内数的认识(教学设计)-2024-2025学年四年级上册数学人教版.docx
文档评论(0)