第3讲 系统总线(第三章).ppt

  1. 1、本文档共35页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3讲 系统总线(第三章)

第三讲 系统总线 教学目标 理解什么是总线?为什么要采用总线?总线上的信息传送有何特点? 理解为了减轻总线的负载和传输的可靠性,总线上的部件应具备什么特点? 掌握总线的分类。 掌握总线特性、总线性能、总线标准、总线宽度、总线带宽、总线的传输周期。 了解什么是总线的瓶颈?如何解决总线的瓶颈? 了解提高总线结构的计算机速度方法? 3.1 总线的基本概念 3.2 总线的分类 3.3 总线特性及性能指标 3.4 总线结构 3.5 总线控制 * * 3.1 总线的基本概念 3.2 总线的分类 3.3 总线特性及性能指标 3.4 总线结构 3.5 总线控制 一、为什么要用总线 二、什么是总线 三、总线上信息的传送 总线是连接各个部件的信息传输线 是 各个部件共享的传输介质 串行 并行 四、总线结构计算机举例 1. 面向 CPU 的双总线结构框图 中央处理 器 CPU I/O总线 M 总 线 3.1 主存储器 M.M I/O接口 外部 设备1 外部 设备2 … … I/O接口 I/O接口 外部 设备n 单总线(系统总线) 2. 单总线结构框图 CPU M.M I/O接口 外部 设备1 外部 设备2 I/O接口 … 外部 设备n I/O接口 … 3.1 3. 以存储器为中心的双总线结构框图 系统总线 M.M CPU I/O接口 外部 设备1 … 外部 设备n I/O接口 … 存储总线 3.1 1.片内总线 2.系统总线 芯片内部 的总线 数据总线 地址总线 控制总线 双向 与机器字长、存储字长有关 单向 与存储地址、 I/O地址有关 有出 有入 计算机各部件之间 的信息传输线 存储器读、存储器写 总线允许、中断确认 中断请求、总线请求 3.通信总线 串行通信总线 并行通信总线 传输方式 3.2 用于 计算机系统之间 或 计算机系统 与其他系统(如控制仪表、移动通信等) 之间的通信 CPU 插件板 M.M 插件板 I/O 插件板 一、总线物理实现 BUS 1. 机械特性 2. 电气特性 3. 功能特性 4. 时间特性 二、总线特性 尺寸 形状 传输方向 和有效的 电平 范围 每根传输线的 功能 信号的 时序 关系 3.3 地址 数据 控制 三、总线的性能指标 1. 总线宽度 2. 标准传输率 3. 时钟同步/异步 4. 总线复用 5. 信号线数 6. 总线控制方式 7. 其他指标 数据线 的根数 每秒传输的最大字节数(MB/s) 同步、不同步 地址线 与 数据线 复用 地址线、数据线和控制线的 总和 负载能力 并发、自动、仲裁、逻辑、计数 3.3 ISA EISA VL-BUS PCI 模块 系统 总 线 标 准 四、总线标准 系统 模块 3.3 标 准 界 面 一、单总线结构 单总线(系统总线) CPU M.M I/O接口 外部 设备1 外部 设备2 I/O接口 … 外部 设备n I/O接口 … 1. 双总线结构 具有特殊功能的处理器 由通道对I/O统一管理 通道 I/O接口 设备n … … I/O接口 设备0 CPU 主存 主存总线 I/O总线 二、多总线结构 3.4 2. 三总线结构 主存总线 DMA总线 I/O总线 CPU 主存 设备1 设备n 高速外设 I/O接口 I/O接口 I/O接口 … … 3.4 3. 三总线结构的又一形式 3.4 局域网 系统总线 CPU Cache 局部总线 扩展总线接口 扩展总线 Modem 串行接口 SCSI 局部I/O控制器 主存 4. 四总线结构 主存 扩展总线接口 局域网 SCSI 多媒体 CPU 调制解调器 串行接口 FAX 系统总线 局部总线 高速总线 扩展总线 图形 Cache/桥 3.4 1. 传统微型机总线结构 三、总线结构举例 存储器 SCSI II 控制器 主存控制器 ISA EISA 8 MHz16位数据通路 标准总线控制器 33 MHz32位数据通路 系统总线 调制解调器 多媒体 高速局域网 高性能图形 CPU … 3.4 2. VL-BUS局部总线结构 33 MHz的32位数据通路 系统总线 ISA EISA 多媒体 高速局域网 高性能图形 调制解调器 图文传真 8 MHz的16位数据通路 标准总线 控制器 CPU 主存控制器 存储器 局部总线 控制器 SCSIⅡ 控制器 VL BUS … … 3.4 3. PCI 总线结构 CPU 多媒体 PCI 桥 高速局域网 高性能图形 调制解调器 图文传真 PCI

您可能关注的文档

文档评论(0)

shaoyifen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档