- 1、本文档共5页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《基于Verilog的FPGA与USB+2.0高速接口设计》.pdf
《班岱曳圣蘧苤凌;QQ皇笙箍!期基差2墨墨翘 险电王蕉查廑旦g
基于Verilog的FPGA与USB2.0高速接口设计
袁 卫1’2,张冬阳1
(1.西安电子科技大学技术物理学院陕西西安 710071;2.渭南师范学院陕西渭南714000)
摘 要:USB2.0接口芯片FX2CY7C68013工作在SlaveFIF0模式下,讨论了一种以FPGA为控制核心,对其内部的
FIF0进行控制,以实现数据的高速传输。该系统模块主要由USB固件程序和FPGA控制软件组成,可应用到需要通过
,
USB
2.0接口进行高速数据传输或采集系统中。实验结果表明:系统具有数据传输准确、速度快等特点。
/
关键词:USB2.0;SlaveFIF0模式fFPGA;高速接口
中图分类号:TP334.7 文献标识码:B 文章编号:1004—373X(2009)01—161一03
of InterfaceFPGAandUSB2.0Basedon
DesignHighSpeed Verilog
YUANWeil”.ZHANG1
Dongyang
ofTechnical
(1.College Physics,XidianUniversity.Xi’&n,710071.Chinas
2.WeinanTeachers
Urtiverisity,Weinan.714000,China)
Abstract;Inthis datatransmission whichusedSlaveFIFO ofUSB2.0FX2
paper,highspeed technology pattern
CY7C68013underthecontrolofFPGAisintroduced.The consistsoftWO offirmware and
systemmainly parts designprogram
softwareofcontrolofFPGA.Itcanbe tOthose whichneedtotransmitor massdata USB
applied systems acquire quicklyby
2.0interface.Theresultofexaminationindicatesthatthe isexactintransmissionand in
system highspeed.
ofSlave interface
Keywords=USB2.0;pattern FIFO;FPGA;highspeed
0 引 言
USB(通用串行总线)是英特尔、微软、IBM、康柏
等公司1994年联合制定的一种通用串行总线规范,它 CY7C68013 FPGA
文档评论(0)