《PCB_EMI设计规范(联想)》.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《PCB_EMI设计规范(联想)》.pdf

联想电子有限公司工作指令 Legend QDI Ltd. Work Instruction Doc Name: PCB EMI 设计规范 Revision : B Total Page : 3 Doc Ref: WISZ2MBR-003 Dept: MBR Effective Date: Jun .6 ,2000 1 IC 的电源处理 1.1) 保证每个 IC 的电源PIN 都有一个 0.1UF 的去耦电容,对于BGA CHIP ,要求在 BGA 的四角分别有0.1UF、 0.01UF 的电容共 8 个。对走线的电源尤其要注意加滤波电容,如 VTT 等。这不仅对稳定性有影响,对 EMI 也有很大的影响。 2 时钟线的处理 2.1) 建议先走时钟线。 2.2) 频率大于等于 66M 的时钟线,每条过孔数不要超过2 个,平均不得超过 1.5 个。 2.3) 频率小于 66M 的时钟线,每条过孔数不要超过 3 个,平均不得超过 2.5 个。 2.4) 长度超过 12inch 的时钟线,如果频率大于20M ,过孔数不得超过2 个。 2.5) 如果时钟线有过孔,在过孔的相邻位置,在第二层(地层)和第三层(电源层)之间加一个旁路电容、如 图2.5-1 所示,以确保时钟线换层后,参考层(相邻层)的高频电流的回路连续。旁路电容所在的电源层必 须是过孔穿过的电源层,并尽可能地靠近过孔,旁路电容与过孔的间距最大不超过 300MIL 。 C1 0.1UF GND VCC 图2.5-1 过孔处的旁路电容 2.6) 所有时钟线原则上不可以穿岛。下面列举了穿岛的四种情形。 2.6.1) 跨岛出现在电源岛与电源岛之间。此时时钟线在第四层的背面走线,第三层( 电源层)有两个电源岛,且 第四层的走线必须跨过这两个岛,如图 2.6-1 所示。 2.6.2) 跨岛出现在电源岛与地岛之间。此时时钟线在第四层的背面走线,第三层( 电源层) 的一个电源岛中间有 一块地岛,且第四层的走线必须跨过这两个岛。如图 2.6-2 所示。 2.6.3) 跨岛出现在地岛与地层之间。此时时钟线在第一层走线,第二层(地层) 的中间有一块地岛,且第一层的 走线必须跨过地岛,相当于地线被中断。如图 2.6-3 所示。 2.6.4) 时钟线下面没有铺铜。 C1 0 1UF Vcc3 Vcc 图2.6-1 Vcc3 ground ground ground 图2.6-2 图2.6-3 若条件限制实在做不到不穿岛,保证频率大于等于 66M 的时钟线不穿岛,频率小于 66M 的时钟线若穿岛,必 须加一个去耦电容形成镜像通路。以图 6.1 为例,在两个电源岛之间并靠近跨岛的时钟线,放置一个 0.1UF 的 电容。 2.7) 当面临两个过孔和一次穿岛的取舍时,选一次穿岛。 2.8) 时钟线要远离 I/O 一侧板边 500MIL 以上,并且不要和I/O 线并行走,若实在做不到,时钟线与 I/O 口线 间距要大于 50MIL 。 2.9) 时钟线走在第四层时,时钟线的参考层(电源平面)应尽量为时钟供电的那个电源面上,以其他电源面为 参考的时钟越

您可能关注的文档

文档评论(0)

wfkm + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档