时分交换新型FPGA互连结构.pdf

  1. 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
  2. 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
  3. 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
优秀毕业论文,完美PDF格式,可在线免费浏览全文和下载,支持复制编辑,可为大学生本专业本院系本科专科大专和研究生相关类学生提供毕业论文范文范例指导,也可为要代写发表职称论文提供参考!!!

摘要 摘要 现场可编程门阵列(FPGA)以其独特的可编程特性、低掩膜成本、快速产品 开发、方便产品升级等优势成为过去二十年中迅速发展的数字系统核心。FPGA 的结构决定其独特的可编程性能,而在大规模FPGA芯片中,可编程互连资源占 据整个芯片70%的面积和60%的延时,冈此互连资源的结构很大程度上决定了 FPGA芯片的性能,是FPGA设计的重中之重。 本文总结了国内外FPGA互连资源的研究现状,指出传统互连结构的特点是 通过空问上的大量冗余以满足实现各种电路连接的灵活性,造成大量互连资源的 浪费。随着FPGA的规模越来越大,传统互连结构成为提升速度和密度的瓶颈。 本文在时分复用、源同步传输、串行流水线技术的基础上,结合通信系统巾的时 隙交换原理,提出一种新型时分交换FPGA(时分交换即基于时分复用的时隙交 换,简称TDE.FPGA)的互连结构。这种新型互连结构可以减少互连资源占用芯 片的面积、降低设计复杂性、提高可靠性,为开发新型的高逻辑密度、高性能 FPGA产品打下基础。若该研究能在国产FPGA芯片中推广应用,将为FPGA器 件的国产化带来巨大的社会效益和经济效益。 首先提出TDE.FPGA的整体硬件架构:在传统FPGA的互连资源中添加时 隙交换单元、时分复用单元、串化器、解串器等关键电路,以支持本文提出的时 分交换思想。并采用TSMC65nm工艺库对关键电路进行仿真,仿真结果证实了 TDE.FPGA互连结构的设计思想。 然后将TDE.FPGA中的时分交换互连结构转换为等价的空问交换互连结构, 建立等价参数化空问交换模型,在CAD工具VPR的基础上改进算法和程序,建 立新型TDE.FPGA的软件模型TDE.VPR。 最后在软件模型TDE.VPR的基础上,对TDE.FPGA结构进行评估。将20 rfl进行布局布线,比较TDE.FPGA与传 个MCNC标准测试电路集在TDE—VPR 统FPGA结构布局布线成功所需的最小通道宽度数量Wmin,结果显示TDE—FPGA 可以减少Wmi。数量,减少互连资源,提高布通率,而且复用度越高,时分交换 的效果越好。并在本文提出的面积评估模型上比较TDE.FPGA和传统FPGA结 构在面积上的差异,结果显示,新型TDE—FPGA相较于传统FPGA结构,复用 度为8时,最多可节省29.6%的而积,平均最多节省15.2%的互连资源而积。证 实使用时分交换的新型TDE.FPGA结构可有效减少互连资源-与用芯片的面积。 关键词:现场可编程门阵列;可编程互连资源;时分复用;时隙交换;源同步 中图分类号:TN47 Abstract Abstract FPGAhasbecomeoneofthe overthelasttwodecades keydigitalsystem becauseofits mask cost,shorten uniqueprogrammabletechnology,low time-to·marketand to featureofFPGAisdecided easyupgrade.Theprogrammable its theresearchand ofFPGA by uniquearchitecture.Among development of interconnectionisthemost architecture,thedesignprogrammable important, becauseitcosts 70%oftheareaand60%

文档评论(0)

ygeorcgdw + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档