常用AD DA转换器的工作原理(连载之四)——并行比较型AD.docVIP

常用AD DA转换器的工作原理(连载之四)——并行比较型AD.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
常用AD DA转换器的工作原理(连载之四)——并行比较型AD.doc

常用A/D 、D/A转换器的工作原理(连载之四)——并行比较型A/D转换器 电子技术文摘 2008-01-14 11:47:17 阅读758 评论0 字号:大中小 并行比较型A/D转换器 1.电路结构及原理 3位并行比较型A/D转换器原理电路如图7.18所示。它由电阻分压器、寄存器及编码器组成。图中的8个电阻将参考电压 分成8个等级,其中7个等级的电压分别作为7个比较器 的参考电压,其数值分别为 /15、3 /15、?13 /15。输入电压 ,它的大小决定各比较器的输出状态,例如,0£ /15时, ~ 的输出状态都为0;当3 /15£ 5 /15时,比较器 ,其余各比较器的状态均为0。根据各比较器的参考电压值,可以确定输入模拟电压值与各比较器的输出状态的关系。比较器的输出状态由D触发器存储,经优先编码器编码,得到数字量输出。优先编码器优先级别最高是 。 设 变化范围是0~ ,输出3位数字量为 ,3位并行比较型A/D转换器的输入、输出关系如表3所示。 在并行A/D转换器中,输入电压 同时加到所有比较器的输入端,从 加入到3位数字量稳定输出所经历的时间为比较器、D触发器和编码器延迟时间之和。如不考虑上述器件的延迟,可认为3位数字量是与 输入时刻同时获得的。所以它具有最短的转换时间。 图7.18 3位并行比较型A/D转换器 ????? 表3. 3位并行比较型A/D转换器输入与输出关系对照表 2.并行A/D转换器特点 ?? (1)转换速度最快。因为转换是并行的,其转换时间只受比较器、触发器和编码器电路延迟时间的限制。 ?? (2)制成分辨率较高的集成并行A/D转换器是比较困难的。因为随着分辨率的提高,元件数目要按几何级数增加。一个n位转换器,所用比较器的个数为 ,位数越多,电路越复杂。如8位的并行A/D转换器就需要 =225个比较器。 ?? (3)为了解决提高分辨率和增加元件数的矛盾,可以分级并行转换的方法。10位分级并行A/D转换器原理图如7.19图所示。图中输入模拟信号 ,经取样保持电路分为两路, 图7.19 分级并行转换10位A/D转换器 一路先经第一级5位并行A/D转换进行粗转换得到输出数字量的高5位,另一路送至减法器,与高5位D/A转换得到的模拟电压相减。由于相减所得到差值电压小于1 ,为保证第二级A/D转换器的转换精度,将差值放大 =32倍,送第二级5位并行比较A/D转换器,得到低5位输出。这种方式虽然在速度上做了牺牲,却使元件数大为减少,在需要兼顾分辨率和速度的情况下常被采用。

文档评论(0)

tianma2015 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档