- 1、本文档共76页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Data Converter
Lecture 2
ADC/DACADC/DAC StructuresStructures
LiLi FuleFule
Summer 2010
典型应用情况
• 一个典型个典型SOCSOC系统里可系统里可
能包括多种AD/DA模
块
• 高速AD/DA
– 高速数据通路
– FlFlashh, PiPipeliline, SARSAR
– Current Steering
• 辅助辅助AD// DA
– 慢速测量与控制
– SAR, Cyclic, Sigma‐
DeltaDelta, VCO+CounterVCO+Counter
– R2R
2
Lecture 2
ADC/DAC Structures
• Flash ADC
• PipelinePipeline ADCADC
• SAR ADC
• Sigma‐Delta Modulator
• TimeTime‐interleavedinterleaved
• R2R DAC
• Current‐Steering DAC
3
Flash ADC
可实现性能
3~8 bit
xMM ~~ xGSGS//s
• 全并行操作,转换率最高
• 单步转换单步转换,延时最小延时最小
• 对与反馈控制很重要
• 适合于低分辨率转换器
• 面积、功耗、输入电容
• 雷达系统——射频采样?
•• 电路电路非理想因素限制非理想因素限制精度精度
• T/H Buf ?
• No T/H,Scalable with
technology, but clock skew?
• 主要电路技术
• 失调抵消失调抵消、、插值平均插值平均
EPKAN ALPMAN, A 7‐Bit 2.5GS/sec Time‐Interleaved C‐2C SAR ADC
For 60GHz Multi‐Band OFDM‐Based Receivers. PHD Thesis 4
Flash ADC
最简单,最高速
的的A/DA/D转换结构转换结构
4‐bit, 2Gsps ADC
Smic 0.18um CMOS
测试到700Msps,性能良
好
(清华2008学生设计)
5
FlashFlash ADCADC
一个‘bit‐slice’的结构,ADC 由
实现差分相减实现差分相减
文档评论(0)