网站大量收购独家精品文档,联系QQ:2885784924

软硬件协同验证台的设计与研究.pdf

  1. 1、本文档共75页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
软硬件协同验证台的设计与研究

摘要 摘要 验证是集成电路设计过程中不可或缺的重要环节。它是在流片前发现设计缺 陷和错误的最后机会,对于整个项目的成败至关重要。传统的验证方法验证时间 长、效率低,已经无法满足现今需求。因此,如何缩短验证时间、提高验证效率 和质量,以缩短芯片的上市时间便成为当今集成电路设计领域中最为关注的问题 之一。本文针对这一问题,提出了软硬件协同验证平台的方案。 本软硬件协同验证平台具有以下功能:(1)可视化操作。以Eclipse(支持 Iracus开源仿真器)为平台,开发可视化插件,实现仿真功能的可视化操作。(2) 实现C语言与Verilog语言的通信。以VerilogPLI(VerilogProgramLanguage 序对C程序的调用。(3)通过USB接口,实现PC主机与FPGA之间的数据通 信。 经测试和验证,证明了本设计是正确、可行的,可以应用在IC验证工作中, 具有很好的应用价值。 关键词:协同验证;PLI:Eclipse插件 Abstract Abstract Verificationisthe linkinthewhole ofIC is indispensable processdesigning,it thelastchancefoundthe andmistakesinthe beforethe existingshortcomings design oftheentire discovered.So SUCCesSor designproduction speaking projecfs failure, theverificationis the veryimportant.Withapplicationrequirementsconstantly andIC size functionis moreandmore promotingdesigngrowing,the getting agealso howtoshortenverification complex,andperformancerequirementshigher.So timeand and of toshortentomarkethas efficiency test time improve quality chips onethe concern becomeof greatest issuesin IC field. todaysdesigning ThissoftwareandhardwareCO—verificationhasthe functions: platformfollowing avisualizedwithsimulationfunction (1)visualizationsoperation.Todesign plug—in onthebasisof

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档