网站大量收购独家精品文档,联系QQ:2885784924

中尺寸电路设计规范.ppt

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
中尺寸电路设计规范.ppt

研发开发部:刘晓荣 时 间:2009-6-10 内容 1、TFT驱动原理 2、中尺寸TFT接口简介 3、中尺寸TFT驱动 1、TFT驱动原理 2、中尺寸TFT接口简介 2.1模拟屏和数字屏 2.2模拟屏和数字屏接口对比 2.3 TFT接口分类(数字屏) 2.4.TFT接口说明 3、中尺寸TFT驱动 3.1电源部分 3.1.1 DC/DC内置 3.1.2 DC/DC外置 3.1.3 GAMMA电阻 3.1.4 LRC器件选取 3.2时序部分 3.2.1 概念解释 3.2.2 Parallel RGB时序 3.2.3 Serial RGB时序 3.2.4 CCIR656时序 3.2.5 CCIR601(YUV)时序 3.2.6 SPI 3.2.7 模拟屏驱动 * * 中尺寸电路设计规范讲解 2.1模拟屏和数字屏 按RGB的信号类型分模拟屏和数字屏 模拟屏RGB信号用模拟电压传输,数字屏用数字信号传输,因此模拟屏不用D/A转换,也就不用GAMMA电阻网络;加载到像素电极上的都是模拟电压信号。 模拟屏比数字屏容易受干扰,及分辨率较低,显示效果比较差。 2.2模拟屏和数字屏接口对比 数字RGB信号 模拟RGB信号 TFT Interface CPU Bus RGB Vsync Mode SPI/I2C CPU/System Serial RGB Parallel RGB 中尺寸接口 ITU-R ITU656 ITU601 3G MDDI MIPI 2.3 TFT接口分类(数字屏) LVDS TFT Interface CPU Bus RGB Vsync Mode SPI/I2C CPU/System Serial RGB Parallel RGB 中尺寸接口 ITU-R ITU656 ITU601 3G MDDI MIPI 2.3 TFT接口分类(数字屏) LVDS 2.4.TFT接口说明 采用低摆幅差分传输,差分对信号和其它信号用地隔离(Mobile Industry Processor Interface) DATAP/DATAN,CLKP/CLKN MIPI 输出YUV信号 CLK+Data[0:7] ITU656 输出YUV信号 HS+VS+CLK+Data[0:7] ITU601 采用用两根信号线差分传输信号,以共模的方式提高了噪声容量 (Low Voltage Differential Signaling) CLK+/-,DATA0+/-, DATA1+/-, DATA2+/- LVDS 在每一对差分线对的接收端要并联终端匹配电阻,阻值一般100欧姆 两对差分线:MDDI_Stb+/-和MDDI_Data+/- 。 MDDI (Mobile Display Digital Interface) 输出RGB信号,CLK一般为Parallel RGB三倍 VS+HS+CLK+Data[0:7] Serial RGB 输出RGB信号 CLK+VS+HS+DE+Data[0:23]/Data[0:18] Parallel RGB 备注 接口信号 3.1电源部分 3.1.1 DC/DC内置 模拟电压供DC/DC-VGH、VGL、VLCD(GAMMA供压)、VCOMH、VCOML等,注意根据TFT PANEL选取VGH\VGL,注意VCOM的调整 3.1.2 DC/DC外置 外加DC/DC电路产生VGH/VGL/VLCD(AVDD) 、VCOM电路 3.1.3 GAMMA电阻网络也可分内置、外置,内置一般根据PANEL提供的初始化代码设置,外置须根据电压设置电阻网络,注意事项参考设计规范 3.1电源部分 3.1.4 LRC器件选取 3.1电源部分 3.1.4 DC/DC内置 3.2.时序部分 3.2.1 概念解释 TCON :Timing Controler,功能是把HS/VS/CLK转换成驱动Source/Gate Driver的信号 CLK和Data关系:CLK上升沿有效或CLK下降沿有效 ,驱动TFT屏注意屏的CLK和Data要求选取CLK的极性 CLK上升沿有效 CLK下降沿有效 CLK 频率 计算公式如下:fCLK=( Horizontal cycle)*( Vertical cycle)* (Vsync cycle) =

文档评论(0)

2232文档 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档