EDA技术 参 考 实 验 报 告 实验名称 8位数字频率计设计与实现 指导.doc

EDA技术 参 考 实 验 报 告 实验名称 8位数字频率计设计与实现 指导.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA技术 参 考 实 验 报 告 实验名称 8位数字频率计设计与实现 指导

EDA技术 参 考 实 验 报 告 实验名称: 8位数字频率计设计与实现 指导老师: 沈晓峰 2003年9月 实验任务四 实验题目:8位数字频率计设计与实现 实验要求: (1)用VHDL完成 8位数字频率计的设计及时序仿真。 (2)频率测量范围:0 ~Hz。 (3)基准频率:20 MHz、10MHz、5MHz可选。 (4)用实验系统箱实现该频率计,并用数码管显示所测的频率值。 3、实验目的: 使学生掌握比较复杂的电子系统的设计思想和设计方法。较深入地领会现代EDA技术在电子系统设计中的重要作用。培养学生完成实际动手设计、硬件实现与验证的能力。 参考实验报告四 设计文件及编译处理 (一)测频的基本原理 计算每秒内待测信号的脉冲个数。 图中clk为参考时钟;tsten为测频使能信号(计数使能宽度为1s);load为数据锁存控制信号;clr_cnt为测频清零信号。 (二)8位数字频率计的顶层原理图 由顶层原理图可知,8位数字频率计包括以下模块:分频模块、测频控制模块、32位寄存模块、8选1模块、七段译码模块和十进制计数器模块。 (三)各模块的VHDL设计程序 1、十进制计数器模块 2、BCD码---七段译码模块: 3、分频模块 4、测频控制模块 5、32位寄存模块 6、8选1模块 7、扫描控制模块 二、系统构成及测量结果 时序仿真结果(所测频率为500Hz): 三、实验结果 本实验是一个比较复杂的完整的电子系统的设计与实现。其重点内容是培养学生利用EDA技术完成电子系统设计、仿真验证、硬件实现的综合能力和创新能力,最终利用实验系统箱这一硬件平台,完成硬件的实现和测量结果的显示,培养学生的实际动手设计、实现电子系统的能力。 通过此次实验,可以较深入掌握用VHDL语言描述电子系统的设计方法,以及电子系统的调试、仿真的手段和技巧。 从时序仿真波形和下载到实验系统箱的硬件验证,可知所设计的8位数字频率计完全满足功能要求。

文档评论(0)

wannian118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档