3.数字逻辑与数字系统之组合逻辑电路.ppt

3.数字逻辑与数字系统之组合逻辑电路.ppt

  1. 1、本文档共85页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
3、数字显示译码器 常用的数字显示器有多种类型, 按发光物质分,有半导体显示器,又称发光二极管(LED)显示器、荧光显示器、液晶显示器、气体放电管显示器等。 1.七段数字显示器原理 三.优先编码器——54LS148(8线—3线优先编码器) 1.功能表 输入: ~ ,共 8 个输入端(脚注号码越大,优先权越高),低电平有效。 输出: 选通输入端 —— 片选端 使能输出端: 扩展输出端: 1 ? ? ? ? ? ? ? ? 0 1 1 1 1 1 1 1 1 0 ? ? ? ? ? ? ? 0 0 ? ? ? ? ? ? 0 1 0 ? ? ? ? ? 0 1 1 0 ? ? ? ? 0 1 1 1 0 ? ? ? 0 1 1 1 1 0 ? ? 0 1 1 1 1 1 0 ? 0 1 1 1 1 1 1 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 0 0 0 1 0 0 0 1 1 0 0 1 0 1 0 0 1 1 1 0 1 0 0 1 0 1 0 1 1 0 1 1 0 1 0 1 1 1 1 0 输 入 输 出 0 — 编码器工作,允许编码。 相当于片选。 1 — 编码被禁止 0 — 输出为优先编码代码( )。 1 — 不满足上述条件时 0 —允许编码,但无编码输入( )。 1 — 编码器输出有效( )。 使能输出端 片选优先编码输出端 2.逻辑符号 54LS148 54148的扩展用法 例:用54148组成一个16线 — 4线 优先编码器,将 ~ 16个 低电平输入信号编为0000 ~1111 共16个4位二进制代码。其中 的优先权最高, 的优先权最低。 0000 ~0111 1000~1111 ? 1 Z3 Z2 Z1 Z0 V 0 V — 有无编码输入的标志。 3.4.2 译码器 译码是编码的逆过程,即将某个二进制翻译成电路的某种状态。 (1)二进制译码器 将n种输入的组合译成2n种电路状态。也叫n---2n线译码器。 译码器的输入: 一组二进制代码 译码器的输出: 一组高低电平信号 例:2线—4线译码器 写出各输出函数表达式: 画出逻辑电路图: 集成译码器 1.二进制译码器54138——3线—8线译码器 应用 例1.用74LS138组成4线 — 16线译码器。 解:∵2N=16, N = 4 即 4个输入端,16个输出端 ∴需2片74LS138 0000 ~0111 1000~1111 ° ° ° ° ° ° ° ° ° ° Y0 Y7 Y6 Y2 Y1 . . . . A0 A1 A2 S1 S3 S2 74LS138(Ⅰ) ° ° ° ° ° ° ° ° ° ° Y8 Y15 Y14 Y10 Y9 . . . . A0 A1 A2 S1 S3 S2 74LS138(Ⅱ) A1 A0 A2 1 ? ? A3 ? ? ? 0 ? 2.构成数据分配器 数据分配器——将一路输入数据根据地址选择码分配给多路数据输出中的某一路输出。 用译码器设计一个“1线-8线”数据分配器 例3.用74138构成下列函数发生器 F1=?m( 1,2,3,5 ) F2=?m( 3,6,7 ) 解: ° ° ° ° ° ° ° ° ° ° Y0 Y7 Y6 Y2 Y1

文档评论(0)

光光文挡 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档