宏模块和LPM函数的应用(CPU).pptx

  1. 1、本文档共126页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
FPGA-CPLD原理及应用 ;第6章 宏模块和LPM函数的应用;CPU Core;在FPGA技术的发展过程中,很多优秀的数字系统设计人员积累了大量设计成果。 Altera公司对其中一些成果在Altera 器件的结构做了优化设计,使之在Altera特定器件结构中发挥出最佳性能。 最终形成了参数化宏功能模块库LPM。;IP 设计技术;SoPC;IP核的概念;IP核的概念;软核(Soft Core);固核(Firm Core);硬核(Hard Core);三种不同形式的IP核; LPM模块的使用;知识要点;6.1 宏功能模块概述 ;6.1 宏功能模块概述 ;宏功能模块概述;IP(知识产权);访问IP MegaStore 网站,迅速找到并下载 Altera全部产品组合的宏功能。;开放式内核的设计流程 ;Altera IP;Altera随Quartus II附带的宏功能模块有以下五类: 算术组件:包括累加器、加法器、乘法器和LPM算术函数 门电路:包括多路复用器和LPM门函数 I/O组件:包括锁相环(PLL)、倍速率同步随机存储器(DDR)、千兆位收发器块(GXB)、LVDS接收器和发送器、PLL重新配置和远程更新宏功能模块 存储器编译器:包括FIFO、RAM和ROM宏模块 存储组件:存储器、移位寄存器宏模块和LPM存储器函数 其余宏功能模块在Quartus II上只有其网络链接 使用资料:Help ? Megafunctions/LPM 利用Megafunction进行项目设计的步骤: 1.利用MegaWizard Plug-In Manager(MegaWizard 插件管理器)建立或修改包含自定义宏功能模块的设计文件 2.在顶层设计文件中对这些文件进行例化。;6.1 宏功能模块概述 ;6.1 宏功能模块概述 ;6.2 LPM模块应用实例 ; 数控分频器电路原理图;当d[3..0]=12(即16进制数:C)时的工作波形;6.2 LPM模块应用实例 ;6.2 LPM模块应用实例 ;6.2 LPM模块应用实例 ;6.2 LPM模块应用实例 ;6.2.3 定制LPM_ROM元件 ;6.2.3 定制LPM_ROM元件 ;6.2.3 定制LPM_ROM元件 ;6.2.3 定制LPM_ROM元件 ;6.2.3 定制LPM_ROM元件 ;6.2.3 定制LPM_ROM元件 ;【例6-3】修改后的用于例化的波形数据ROM文件:data_rom.vhd LIBRARY ieee; USE ieee.std_logic_1164.all; LIBRARY altera_mf; USE altera_mf.altera_mf_components.all; --使用宏功能库中的所有元件 ENTITY data_rom IS PORT (address : IN STD_LOGIC_VECTOR (5 DOWNTO 0); inclock : IN STD_LOGIC ; q : OUT STD_LOGIC_VECTOR (7 DOWNTO 0) ); END data_rom; ARCHITECTURE SYN OF data_rom IS SIGNAL sub_wire0 : STD_LOGIC_VECTOR (7 DOWNTO 0); COMPONENT altsyncram --例化altsyncram元件,调用了LPM模块altsyncram ; GENERIC ( --参数传递语句 intended_device_family : STRING; --类属参量数据类型定义 width_a : NATURAL; widthad_a : NATURAL; numwords_a : NATURAL; operation_mode : STRING; outdata_reg_a : STRING; address_aclr_a : STRING; outdata_aclr_a : STRING; width_byteena_a : NATURAL; init_file : STRING; lpm_hint : STRING; lpm_type : STRING ); PORT ( clock0 : IN STD_LOGIC ; --altsyncram元件接口

文档评论(0)

三四五 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档