网站大量收购闲置独家精品文档,联系QQ:2885784924

DSP期末复习资料.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP期末复习资料

第一章 习题 1.1 什么是数字信号处理器(DSP)? 答:DSP是专为实时数字信号处理而设计的大规模集成可编程微处理器。 1.2 哈佛总线结构和冯-诺依曼总线结构的区别是什么? 答:哈佛总线结构:程序存储器和数据存储器分开,有多条独立的程序总线和数据总线,它们可同时对程序和数据进行寻址和读写,使指令的执行和对数据的访问能够并行进行,使CPU的运行速度和处理能力都得以大幅度提高。 冯-诺依曼结构:这种结构中只含一条内部地址总线和数据总线,当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。 1.3 改进型的哈佛总线结构有哪些改进之处? 答:1 片内RAM可以映像至数据空间,也可以映像至程序空间。 2 片内ROM可以映像至程序空间,也可以映像至数据空间。 3 具有根装载功能,允许将片外的指令代码调至片内数据存储器, 供CPU零等待运行。 1.9 DSP的主要用途是什么? 答:主要用于工业控制、汽车电子、仪器仪表、军事、医疗、通信等。 其他 1.TMS320系列DSP可分为:C2000(16位/32位定点DSP,主要运用控制领域,如点击)、C5000(16位定点DSP,用于高性能、低功耗的中高档应用场合,如便携移动设备)、C6000(32位DSP,高性能,如适合宽带网络和数字音响)系列。 第二章 一、习题 2.1 TMS320C54x DSP有那些部分组成? 答:主要由C54xCPU内核、片内存储器和片内外设三大部分组成。 2.2 TMS320C54x DSP的CPU包含那些主要功能部件?他们各完成什么任务? 答:其CPU主要由:1 40位的算术逻辑单元 22 个40位的累加器 3桶形移位器 4乘法-累加器单元 5比较、选择和存储单元 6指数编码器 7CPU状态和控制寄存器 2.4 填写下列括号。 片内32位长数据的读使用(数据)总线,其中,高16位数据的寻址和读取使用(CAB和CB)总线,低16位数据的寻址和读取使用(DAB和DB)总线。 CPU使用(PAB)总线去寻址程序存储器的地址,使用(PB)总线去读取指令代码。 在双数据的读操作中,对Xmem的寻址和读取使用(DAB和DB)总线,对Ymem的寻址和读取使用(CAB和CB)总线。 2.5 累加器A和B的保护位AG和BG的作用是什么? 答:其保护位的作用是用作计算时的数据余量位,以防止溢出。 2.15 引脚MP/MC与PMST中的标志位MP/MC之间有什么连系?他们的作用是什么? 答:PMST中的标志位MP/MC复位值取决于引脚MP/MC的状态;MP/MC=0,微计算机模式,可使用片内ROM,MP/MC=1,微处理器模式,禁止使用片内ROM。 2.17 上电复位后,第一条程序指令所在的地址是(FF80h)。 2.18 设IPTR=0000 0011 1b,则外部用户中断1INT1的中断入口地址是(034Ch); 内部定时器TINT0的中断入口地址是(03CCh)。 2.19 要将中断矢量表移至程序存储器0080h开始的位置,应该怎样设置IPTR? 答:应在初始化程序中,设置IPTR的值为001h。 2.20 当INTM=0,(IMR)=0087h是,试问哪些中断在发出中断请求时,能够得到CPU的响应?其中哪个中断的优先级最高? 答:XINT2、INT0、INT1、INT2能够得到响应,其中INT0的优先级最高。 其他 C54x的存储器空间分为三个独立的空间:程序空间、数据空间和I/O空间。存储容量分别为:(1)程序存储器基本空间64K字,最大可扩展至8M字(2)数据存储器空间64K字(3)I/O空间64K字 C54x的片内存储器结构有下列特点: 片内RAM分为:双口DARAM在单周期内CPU可对其读写访问两次;单口SARAM在单周期内CPU只能对其访问一次。 DSP的片内RAM和ROM可以映像至程序空间,也可以映像至数据空间。 片内存储器与CPU同速运行,不需要插入等待状态,且比外部存储器功耗小、成本低。 中断的分类 答:(1)根据C54x中断申请源的不同,可将中断划分为软件中断和硬件中断 从屏蔽的角度来看,可将中断划分为可屏蔽中断和非可屏蔽中断。 4、形成一个中断矢量地址的方法是:有IPTR给出高9位地址,地址偏移量为低7位地址,两者组合成一个16位的地址,即为某个中断的入口地址。 例如:设IPTR=00h,则定时器0的中断(TINT0的地址偏移量为4Ch)矢量地址为00CCh, 计算方法:

文档评论(0)

cuotian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档