- 1、本文档共4页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPSLIC的UHF频段RFID阅读器的实现
基于FPSLIC的UHF频段RFID阅读器的实现
作者:华南理工大学 黄安 奚经天 赖晓铮 陈鹏 梁文 ??出处:电子设计应用??2006-3-13
【推荐给朋友】【打印】【关闭】
关键词:
??FPSLIC[1篇]??UHF[7篇]??RFID阅读器[3篇]??
摘??要:
??基于FPSLIC的UHF频段RFID阅读器的实现
通常,RFID系统由电子标签(tag)、阅读器(reader)和数据管理系统这三个主要部分组成,如图1所示。
电子标签部分又可以细分为标签天线和标签芯片两部分。每个电子标签都含有唯一的识别码,用来表示电子标签所附着的物体。当电子标签接收到阅读器的发射信号的时候,电子标签被唤醒,然后根据阅读器发射的指令完成相应的动作,并将响应信息发射回给阅读器。电子标签上有数KB的存储单元,可以反复读写10,000次以上。
阅读器也可以细分为阅读器天线和阅读器两部分。阅读器通过发射信号唤醒和传送指令给电子标签,并接收标签返回的信号。在初步的过滤、处理信号之后,将有用的数据通过网络和数据管理系统交互,从而完成对电子标签的信息获取和解析。
数据管理系统主要完成数据信息的存储及管理、数据管理系统可以由简单的小型数据库担当,也可以是集成了RFID管理模块的大型ERP数据库管理软件。它通过网络与分散在异地的阅读器通信,实时获取阅读器捕获到的电子标签信息。
按频段RFID产品可以分为低频125KHz、高频13.56MHz、超高频915MHz以及微波频段2.45GHz和5.8GHz。本文实现了具有自主知识产权的UHF频段(915MHz)RFID阅读器。UHF阅读器兼容识别ISO18000-6和ANSI256的无源RFID标签,可根据发射功率调整识别距离。阅读器识别无源RFID标签可达5~10米的识别距离,50张标签/秒,并采用了RFID信号防冲撞算法,可以同时识别同一区域内多张RFID标签。
?
?
?
?
?
?
?
?
?
?
图1 RFID系统构成
?
?
?
?
?
?
?
?
?
?
?
?
?
???????? 图2主控板框图
本设计方案可以广泛应用在以下领域:
1.制造业,实现精细制造,提高生产效率,保障产品质量。
2.企业供应链管理,有效控制企业库存量,降低市场风险,提高盘点效率。
3.仓储物流业和交通运输,物流全过程的跟踪监控,提高调度的准确性和效率。
基于FPSLIC的设计
FPSLIC就是在基于SRAM的SoC中嵌入AVR MCU内核和FPGA门阵列逻辑。AVR、FPGA、SRAM模块之间的接口已经实现,而且可以配置,可以节省2000~5000门。一个FPSLIC里有10000~ 40000门的FPGA、一个单片机、一个储存器、多种外围设备和现成的接口。其低价格的软件包括:设计主控流程、综合验证、布线工具以及硬件和软件的仿真。
嵌入在FPSLIC 里的MCU为Atmel的AVR。它是一个8Bit RISC的MCU,可以执行的单时钟指令可达120多条,AVR代码效率和性能跟一般8位的MCU相比凸显优越。当把它嵌入以SRAM为主的FPSLIC时,更可表现其三大特点 :提高速度、降低功耗、程序存储量降低。
嵌入在FPSLIC 中的FPGA为Atmel的AT40K系列。该系列FPGA内有10ns的分布式SRAM,它可以异步操作,也可以同步操作。AT40K的设计是用VHDL/Verilog或画图的方式在计算机上形成的。由于AT40K还可以当作DSP的协处理器使用。客户可以把一些需要快速执行的功能在FPGA里实现,比如FIR、FFT、interpolators 和DCT,从而使得该FPGA能很好地应用在多媒体、电信和工业控制等领域。
AT94K40的内部程序/数据SDRAM分为3块:10K×16位专用程序存储器(地址范围:0x0000~0x27ff);4K×8位专用数据存储器(0x0000~0x0fff);6K×16位或12K×8位可配置存储器。
开发软件采用System Designer 3.0。硬件和软件同步仿真。
本设计的主控板框图如图2所示。
本方案的具体设置包括:
1.现在使用的设置为16K×16位的程序存储器,4K×8位的数据存储器。在4K×8位专用数据存储器(0x0000~0x0fff)中包含了64个AVR I/O寄存器。其中AVR与FPGA的通信中使用到了以下寄存器:
FISCR:FPGA I/O选择控制寄存器
FISUA~D:FPGA I/O选择、中断控制寄存器
2. 考虑到需要以80KHz频率发送OOK信号,通常的4MHz的板上晶振在不分频的情况下使用匹配中断(匹配值为50),才勉强实现,但由于指令执行周期(0.25?s)太长,实际发送OOK信号时达不到要求的速度。故改用18.432MHz的晶振,匹配
您可能关注的文档
- 地球物理测井与井中物探.doc
- 地理必修一知识点总结(中图版).doc
- 地理必修一综合测试题(中等难度.doc
- 地理必修一会考样题2010年.doc
- 地理必修一知识点(理科).doc
- 地理信息系统原理》课程实验指导书05.doc
- 地理商务星球版七年级下册全册同步测试题.doc
- 地质勘察钻进施工方法.doc
- 地质填图基本方法(最终稿).doc
- 地质灾害评估治理工程勘查设计施工监理业务手册.doc
- 2024至2030年中国人造棉面料行业投资前景及策略咨询报告.docx
- 重庆市渝中区遴选公务员2024年国家公务员考试考试大纲历年真题10340笔试历年典型考题及解题思路附.docx
- 2024至2030年中国甲基苯乙酮行业深度调研及发展预测报告.docx
- 2024至2030年中国羚羊角类饮片行业深度调查与前景预测分析报告.docx
- 重庆市面向中国农业大学定向选调2024届大学毕业生2024年国家公务员考试考试大纲历年真题14笔试历.docx
- 重庆市面向西北工业大学定向选调2024届大学毕业生00笔试历年典型考题及解题思路附答案详解.docx
- 中国不动杆菌感染治疗药行业市场现状分析及竞争格局与投资发展研究报告2024-2029版.docx
- 2024至2030年全球与中国ETL软件市场现状及未来发展趋势.docx
- 初中八年级(初二)生物下册期末考试1含答案解析.docx
- 干簧式继电器项目申请报告.docx
文档评论(0)