- 1、本文档共11页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验报告要求
实验报告包含实验目的、硬件要求、实验内容、实验原理、实验原理图及VHDL程序、实验连线、实验结果,一共四个实验报告(实验1,2,3,4,实验一有3个实验内容);
实验结果:给出软件仿真结果;
原理图可以电子版打印,VHDL程序要求手写,否则无成绩;
实验报告模版见附件1。
实验报告用电子版打印后上交。1月日交实验报告,以班为单位收齐后交到科研楼房间。
MAXPLUSⅡ软件的使用;
掌握组合逻辑电路的设计方法;
掌握组合逻辑电路的静态测试方法;
掌握用VHDL语言设计组合逻辑电路的方法;
了解可编程逻辑器件设计的全过程。
2、硬件要求
(1)输入:按键开关;拔码开关。
(2)输出:LED 灯。
(3)主芯片:Altera EPF10K10LC84-4。
3、实验内容(2个)
内容1、2输入异或门功能仿真及功能验证。
要求:分别用原理图输入法和VHDL语言描述法完成。
内容2、组合逻辑2-4译码器的设计。
2-4译码器的VHDL程序:
5、实验连线
用拔码开关或按键开关连接异或门(2-4译码器)的输入管脚,异或门(2-4译码器)的输出管脚连接LED 灯,用灯的亮灭表示结果。
6、实验仿真结果
内容1:
内容2:
实验二、DAC实验
1、实验目的
(1)了解D/A 转换的工作原理,熟悉AD558 的使用方法。
(2)掌握用DAC和可编程逻辑器件设计函数信号发生器的方法。
(3)掌握用VHDL语言设计数字逻辑电路的方法。
2、硬件要求
(1)主芯片:EPF10K10LC84-4。
(2)模拟功能块AD558。
(3)4 位八段扫描显示数码管。
(4)示波器。
(5)拨码开关或按键开关。
3、实验内容
利用可编程逻辑器件EPF10K10LC84-4和D/A转换器AD558设计函数发生器,产生四种波形(递增斜波、递减斜波、三角波、递增阶梯波)。EPF10K10LC84-4输出八位二进制计数值DAout[7..0],将之接入AD558 的D[7..0],用示波器来观察DAC 的波形输出。
4、实验原理
AD558是8位DA转换器,自带基准电源。管脚图如图所示。AD558 可将输入的数字量(8 位)转化成0~2.56V 的模拟电压量;用CPLD 器件产生了四种循环变化的数据量:
0~255(8 bit)循环加法计数;
255~0(8 bit)循环减法计数;
2550→0→255(8 bit)循环加减法计数;
0, 20H, 40H, 60H, 80H, A0H, C0H, E0H 八进制计数器。
将计数器的八位输出接到DAC 的八位输入,可以产生四种波形(频率相同):
(1). 递增斜波;
(2). 递减斜波;
(3). 三角波;
(4). 递增阶梯波;
5、实验原理图及VHDL程序
本实验完全用硬件描述语言实现。
6、实验连线
EPF10K10LC84-4 :clk 接时钟源; model1、model0 接拨码开关; reset 接按键开关;
DAout[7:0]接DAC 的D[7:0]输入;
DAC:CE/、CS/ 接逻辑“0”电平;
7、实验仿真结果
实验三、DAS实验1
1、实验目的
掌握数字逻辑电路的设计方法;
了解可编程逻辑器件设计的全过程。
掌握用VHDL语言设计数字逻辑电路的方法。
2、实验内容
12位地址计数器的设计(用两种方法实现)
3、实验原理图及VHDL程序
方法1:原理图输入法(用HC163级联实现)。
方法2:用VHDL语言编程实现。
方法2:
4、实验仿真结果
实验四、DAS实验2
1、实验目的
掌握数字逻辑电路的设计方法;
了解可编程逻辑器件设计的全过程。
掌握用VHDL语言设计数字逻辑电路的方法
2、实验内容
已知数据采集系统中A/D转换器的转换时序图如下图所示,图中conv\是ADC的转换信号,下降沿开始转换,BUSY是ADC的输出信号,是转换过程状态标志位,高电平表示正在转换,下降沿表示转换结束。T2=10ns
t9=120ns,tconvert=880ns。 试用数字逻辑电路实现数据采集系统采样频率可编程。(系统采样频率为500kHz、200kHz、100kHz,采样频率由计算机编程确定)
3、实验原理图
4、实验仿真结果
1
文档评论(0)