- 1、本文档共67页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA实验讲义CK22
http://01.tw/forums.asp
EDA技术实验讲义
(含GW48系列EDA实验开发系统详细使用说明)
杭州电子工业学院
目 录
第一章 GW48 EDA系统使用说明
第一节 GW48教学实验系统原理与使用介绍
第二节 实验电路结构图
第三节 GW48CK/GK EDA系统和GWDVP-B应用板
第二章 GW-DSP适配板使用说明
第三章 GW48系统专用配套之GWDVP-B电子设计应用板使用说明
第四章 (有关内容请见光盘“PDF重要文件” )
第五章 原理图输入设计方法
第一节 1位全加器设计向导
第二节 设计有时钟使能的两位十进制计数器
第六章VHDL设计初步
第一节 2选1多路选择器的VHDL描述
第二节 寄存器描述及其VHDL语言现象
第三节 VHDL文本输入设计方法初步
【实验1】 1位全加器原理图输入设计 ; 【实验2】 1位全加器VHDL文本输入设计
【实验3】 有时钟使能的两位十进制计数器原理图输入设计
【实验4】 两位十进制频率计原理图输入设计
【实验5】 8位串入并出寄存器原理图输入设计
【实验6】 2选1多路选择器VHDL设计
【实验7】 8位硬件加法器VHDL设计
【实验8】 含异步清0和同步时钟使能的4位加法计数器
【实验9】 7段数码显示译码器设计
【实验10】 数控分频器的设计
【实验11】 4位十进制频率计设计
【实验12】 用状态机实现序列检测器的设计
【实验13】 用状态机对ADC0809的采样控制电路实现
【实验14】 含有FIFO存储器的A/D采样控制电路设计
【实验15】 硬件电子琴电路设计
【实验16】 硬件的乐曲自动演奏电路设计
【实验17】 波形发生与扫频信号发生器电路设计
【实验18】 原理图输入设计含LPM的电路
【实验19】 移位相加8位硬件乘法器电路设计
【实验20】 FPGA、单片机及PC机接口控制电路设计
【实验21】虚拟示波器与频谱分析电路设计
【实验22】直接数字综合(DDS)电路设计
【实验23】电子设计竞赛项目“等精度频率计设计”
【实验24】 FIR数字滤波器设计
第七章GWCNF型FPGA掉电保护配置器应用
第一章 GW48 EDA系统使用说明
第一节 GW48教学实验系统原理与使用介绍
一、GW48系统使用注意事项
a:闲置不用GW48 EDA系统时,关闭电源,拔下电源插头!!!
b:EDA软件安装方法可参见光盘中相应目录中的中文README.TXT;详细使用方法可参阅本书或《EDA技术实用教程》、或《VHDL实用教程》中的相关章节。
c:在实验中,当选中某种模式后,要按一下右侧的复位键,以使系统进入该结构模式工作。
d:换目标芯片时要特别注意,不要插反或插错,也不要带电插拔,确信插对后才能开电源。其它接口都可带电插拔(当适配板上的10芯座处于左上角时,为正确位置)。
e:系统板上的空插座是为单片机AT89C2051准备的,除非进行单片机与FPGA/CPLD的接口实验和开发,平时在此座上不允许插有任何器件,以免与系统上的其它电路发生冲突。单片机与系统的连接情况可参阅以下的附图2-13。该单片机和相应的编程器需自备或另购。
f:对工作电源为5V的CPLD(如1032E/1048C、95108或7128S等)下载时。最好将系统的电路“模式”切换到“ b”,以便使工作电压尽可能接近5V。
g:GW48详细使用方法可参见教学软件:EDA-VHDL多媒体CAI.ppt
二、GW48系统主板结构与使用方法
附图1-1B、GW48系统目标板插座引脚信号图
附图1-1A和1-1C为GW48型EDA实验开发系统的主板结构图,该系统的实验电路结构是可控的。即可通过控制接口键SW9,使之改变连接方式以适应不同的实验需要。因而,从物理结构上看,实验板的电路结构是固定的,但其内部的信息流在主控器的控制下,电路结构将发生变化。这种“多任务重配置”设计方案的目的有3个:1.适应更多的实验与开发项目;2. 适应更多的PLD公司的器件;3. 适应更多的不同封装的FPGA和CPLD器件。系统板面主要部件及其使用方法说明如下(请参看相应的实验板板面和附图1-1A/C)。
附表1-1 在线编程坐各引脚与不同PLD公司器件编程下载接口说明
PLD公司 LATTICE ALTERA/ATMEL XILINX VANTIS 编程座
引脚 IspLSI CPLD FPGA CPLD FPGA C
文档评论(0)