- 1、本文档共14页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ISE应用基础实验
实验课程名称:FPGA原理及应用实验项目名称ISE应用基础实验实验成绩实 验 者潘冬冬专业班级信息SY1301组 别同 组 者实验日期2015.11.12ISE应用基础实验实验1.1实验目的一.ISE9.1 使用流程实验(1)熟悉 ISE9.1 开发环境,掌握工程的生成方法; (2)熟悉 SEED-XDTK XUPV2Pro 实验与仿真设计的环境; (3)了解 PicoBlaze 8-bit 嵌入式微控制器特点。二.Architecture Wizard 与 PACE 实验(1)熟悉并使用Architecture Wizard; (2)掌握如何例化DCM模块单元; (3)熟悉并使用PACE。 三.综合技术实验(1)学习使用保留层次和扇出综合这些选择来提高调试和综合结果; ( 2)学习读取 XST 软件的综合报告来确认综合结果质量。1.2实验内容一.ISE9.1 使用流程实验(1)创建工程; (2)添加 HDL 资源文件; (3)配置一个应用程序完成设计; (4)设计的仿真及实现。 二.Architecture Wizard 与 PACE 实验(1)使用Architecture Wizard生成DCM模块单元; (2)将例化DCM模块单元添加到工程; (3)使用PACE进行引脚位置锁定。 三.综合技术实验(1)修改 XST 综合选项; (2)分析综合报告。 1.3实验准备(1)将光盘下03. Examples of Program 实验程序目录下的01. ISE9.1 文件夹拷贝到E:盘根目录下; (2)将 USB 下载电缆与计算机及 XUPV2Pro 板的 J8 连接好; (3)将 RS232 串口线一端与计算机连接好,另一端与板卡的 J11 相连接; (4)启动计算机后,将 XUPV2Pro 板的电源开关 SW11 打开到 ON 上。观察 XUPV2Pro 板上的+2.5V,+3.3V,+1.5V 的电源指示灯是否均亮,若有不亮的,请断开电源,检查电源。1.4实验步骤一.ISE9.1 使用流程实验(1) 创建工程 1)双击桌面 Xilinx ISE9.1 快捷方式打开 ISE 工程管理器(Project Navigator)。 2) 打开 Project Navigator 后,选择 File → New Project ,弹出新建工程对话框;3)在工程路径中单击“…”按钮,将工程指定到如下目录,单击确定。 Verilog 使用者:E: \01. ISE9.1\xupv2pro \labs\ verilog\lab1 VHDL 使用者:E: \01. ISE9.1\xupv2pro \labs\vhdl\lab1 4)在工程名称中输入 Flow_lab,点击 Next 按钮,弹出器件特性对话框。器件族类型(Device Family)选择“Virtex2P”,器件型号(Device)选“XC2VP30 ff896 -7”,综合工具(Synthesis Tool)选“XST (VHDL/Verilog)”,仿真器(Simulator)选“ISE Simulator”,如图所示。5)单击 Next 按钮,弹出创建新资源(Create New Soure)对话框,可以使用这个对话框来创建新的 HDL 资源文件,或者也可以创建工程后,新建 HDL 资源文件;6)单击 Next 按钮,弹出添加存在资源对话框;(2) 添加 HDL 资源文件 1) 点击 Add Source 按钮,指向 E:\01. ISE9.1\KCPSM3\VHDL(Verilog)活页夹下,选择 kcpsm3_int_test 和 kcpsm3 文件,单击 Open 按钮;单击 Next 按钮,弹出工程信息后单击 Finish 按钮;单击 OK 按钮(3) 配置一个应用程序完成设计 1)打开 E:\01. ISE9.1\KCPSM3 目录下的 Assembler 文件夹。2) 用文件编辑器打开 int_test.psm 文件,浏览一下代码,此档就是设计者编写和输入的源文件; 3) 在开始菜单中的所有程序的附件,点击命令提示符,使用 cd 命令指向汇编编译器的目录下,输入 kcpsm3 int_test.psm 命令; 4)执行完命令后,会看到在 Assembler 下生成了一些文件,其中包括 VHDL (int_test.vhd) 和 Verilog (int_test.v),这就是汇编编译系统把编写的汇编源文件 int_test.psm 自动生成用于程序内存的 VHDL/Verilog 格式文件,以用于综合和仿真。 5)在 ISE Project Navigator,点击 Project -- Add Copy of Sour
您可能关注的文档
最近下载
- 眼科手术沟通技巧.pptx VIP
- 部编版语文五年级上册《讲民间故事》教学设计.docx
- TD-T 1039-2013 土地整治项目工程量计算规则.pdf
- 六经辨证常用方.pdf
- 设计的一般过程 课件-高中通用技术苏教版(2019)必修《技术与设计1》.pptx
- 《天津市工程建设项目验收阶段“联合测绘”操作规程》宣贯——房产测绘.pptx
- DB3502_T 119-2024 医疗机构场地保洁与消毒规范.docx
- 《新中国成立75周年》全文课件.ppt VIP
- 英飞克G3系列用户手册 V3.0.pdf
- Unit 3 My School(Section A 1a-1d)课件 人教版2024英语七年级上册.pptx
文档评论(0)