线译码器的HC芯片设计课稿.doc

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
课 程 设 计 课程名称 集成电路课程设计 题目名称 74HC138芯片3-8线译码器 学生学院 材料与能源学院 专业班级 学 号 学生姓名 指导教师 2015年 7 月 11 日 目录 【摘要】 1. 设计目的与任务 - 1 - 2. 设计要求及内容 - 1 - 3. 设计方法及分析 - 2 - 3.1 74HC138芯片简介 - 2 - 3.2 工艺和规则及模型文件的选择 - 3 - 3.3 电路设计 - 4 - 3.3.1 输出级电路设计 - 4 - 3.3.2. - 6 - 3.3.3. - 7 - 3.3.4. - 8 - 3.3.5. - 9 - 3.3.6. 缓冲级设计 - 10 - 3.3.7. 输入保护电路设计 - 11 - 3.4. 功耗与延迟估算 - 13 - 3.4.1. 模型简化 - 13 - 3.4.2. 功耗估算 - 14 - 3.4.3. 延迟估算 - 14 - 3.5. 电路模拟 - 16 - 3.5.1 直流分析 - 17 - 3.5.2 瞬态分析 - 19 - 3.5.3 功耗分析 - 20 - 3.6. 版图设计 - 21 - 3.6.1 输入级的设计 - 21 - 3.6.2 内部反相器的设计 - 22 - 3.6.3 输入和输出缓冲门的设计 - 22 - 3.6.4 三输入与非门的设计 - 23 - 3.6.5 四输入与非门的设计 - 24 - 3.6.6 输出级的设计 - 24 - 3.6.7 调用含有保护电路的pad元件 - 25 - 3.6.8 总版图 - 25 - 3.7. 版图检查 - 25 - 3.7.1 版图设计规则检查(DRC) - 25 - 3.7.2 电路网表匹配(LVS)检查 - 26 - 3.7.3 后模拟 - 26 - 4. 经验与体会 - 27 - 5. 参考文献 - 28 - 附录A:74HC138电路总原理图 - 29 - 附录B:74HC138 芯片版图 - 30 - 【摘要】 现代社会正在飞速的发展,集成电路已经成为现代科技发展的支柱产业,现代技术产业的心脏,可以说,没有集成电路,就没有现代社会。集成电路发展迅猛,按功能结构分类集成电路可以分为模拟集成电路、数字集成电路和数/模混合集成电路三大类。按制作工艺分类集成电路可分为半导体集成电路和膜集成电路。按集成度高低分类集成电路可分为 SSI小规模集成电路、MSI中规模集成电路、LSI大规模集成电路、VLSI超大规模集成电路、ULSI特大规模集成电路、GSI 巨大规模集成电路也被称作极大规模集成电路或超特大规模集成电路。其中3-8译码器是集成电路设计中一个典型的芯片,集成电路设计方法、原理和流程是可以从中体现出来。 【关键词】:集成电路设计 74HC138 Tranner Pro 版图 设计目的与任务 本课程设计是《集成电路分析与设计基础》的实践课程,其主要目的是使学生在熟悉集成电路制造技术、半导体器件原理和集成电路分析与设计的基础上,训练综合运用已掌握的知识,利用相关软件,初步熟悉和掌握集成电路芯片的系统设计→电路设计及模拟→版图设计→版图验证等正向设计方法。 设计要求及内容 器件名称 3-8线译码器的74HC138芯片 要求的电路性能指标 可驱动10个LSTTL电路(相当于15pF电容负载); 输出高电平时, , 输出底电平时,, 输出级充放电时间, 工作电源5V,常温工作,工作频率,总功耗。 设计内容 功能分析及逻辑设计; 电路设计; 估算功耗与延时; 电路模拟与仿真; 版图设计(全手工、层次化设计); 版图检查:DRC与LVS; 后仿真(选做); 版图数据提交。 设计要求 按题目要求,独立完成设计全过程; 设计时使用的工艺及设计规则; 根据所用的工艺,选取合理的模型库,使用其参数进行相关计算; 选用以lambda(λ)为单位的设计规则。 设计方法及分析 74HC138芯片简介 74HC138是一款高速CMOS器件,74HC138引脚兼容低功耗肖特基TTL(LSTTL)系列。   74HC138译码器可接受3位二进制加权地址输入(A0, A1和A2),并当使能时,提供8个互斥的低有效输出(Y0至Y7)。74HC138特有3个使能输入端:两个低有效(E1和E2)和一个高有效(E3)。除非E1和E2置低且E3置高,否则74HC138将保持所有输出为高。利用这种复合使

文档评论(0)

过各自的生活 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档