网站大量收购闲置独家精品文档,联系QQ:2885784924

基于EDA技术MCS-51 IP核设计及其研究扩展.doc

  1. 1、本文档共28页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于EDA技术MCS-51 IP核设计及其研究扩展

河北经贸大学经济管理学院毕业论文 基于EDA技术的MCS-51 IP核设计及其研究扩展 专业名称: 电子信息工程 班 级: C电子08-1班 学生姓名: 窦建杰 指导教师: 王琳丽 完成时间: 2012年5月 摘要 伴随着微电子技术的进步,集成电路设计正在不断地向超大规模、极低功耗和超高速的方向发展,电子设计自动化 EDA 技术逐渐成为重要的电子设计方法,己广泛应用于模拟与数字电路系统设计等许多领域。本论文主要进行了基于EDA技术的MCS一51IP核设计及其扩展研究,应用EDA技术设计实现基于MCS一51的单片机IP核,在此基础之上,提出了一种基于MCS-51的可扩展多功能单片机IP核。主要包含下列内容: 首先介绍了EDA技术的概念、特点、应用形式及其设计方法,对设计所用的语言、实现载体、设计工具进行了展开。 其次,采用VHDL语言,设计实现了MCS一51单片机IP软核。同时,以Altera公司FPGA为载体,验证了各部分功能。在设计中,对MCS-51做了部分功能的改进和优化。 最后,本文针对FPGA的可重构性及IP软核的可修改性,提出对MCS-51单片机IP核迸行扩展,实现可扩展多功能单片机IP核的设想,即根据系统功能与需求增减MCS一51软核指令集和外围设备,以实现硬件结构与系统功能最佳匹配、硬件结构与工程应用要求最佳匹配的可编程片上系统。 关键词 EDA;IP核;MCS一51;可扩展 Abstract With the development of microelectronics technology ,the design of IC is ceaselessly developing in the direction of extra-large,ultra—low power consumpfion and super-high speed. Electronic Design a Automation EDA technology has become all important electronic design method.And it has been widely used in analog circuits design,digital circuits design and many other fields.In this dissertation.a MCS.51 IP core has been designed based on EDA technology,furthermore.a research of the extension of the MCS-51 IP has been made.Specifically, four computer interface controller IP cores and one SCM IP core are designed based on EDA technology,on this basis,an expansible,multifunctional SCM IP core is presented.This paper mainly includes following content. Firstly,the paper introduces the concept,characteristics,applications and design techniques of EDA.Design language.FPGA and IDE which ale used in this paper are respectively introduced. Secondly,in Quartus II 6.0 IDE four interface controller cores.Which are designed using VHDL.Further,a MCS-51 IP core is designed.At the same time,some functions have been validated on the FPGA.Some improvement and optimization are made in the design of interface controller IP core and MCS-51 IP core. Finally,according to reconfigurable nature of FPGA and modifiable nature of IP,this dissertation presents a thought of making a mul

文档评论(0)

vdi938 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档