数字电子钟电路设 08自动化1班 张宇铎.doc

数字电子钟电路设 08自动化1班 张宇铎.doc

  1. 1、本文档共15页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子钟电路设 08自动化1班 张宇铎

《XXXXXXXXX课程设计报告》 学 院: 沈阳工业大学 工程学院 专 业: 自动化 班 级: 自动化0801 姓 名: 张宇铎 学 号: 220083608 指导教师: 韩翠霞 20 年 月 日 目 录 (空两行) 1.课程设计目的 2 2.课程设计题目和要求 2 3.设计内容 3 4.设计总结 3 参考书目 4 附录 4 报告正文部分: (要求:正文部分一律用小四号字,宋体,1.5倍行距。一级大标题四号字靠左,加粗。二级大标题小四靠左,加粗。三级大标题小四不加粗。) 电装实习报告的内容如下: 1.课程设计目的: 随着人们生活水平的提高,对时间的关注度也随之大幅度提高,数字电子钟的存在,大大的方便了人们随时随地对之间的了解。数字电子钟现在已经广泛适用于商场、车站、广场、家居等场所,给人们的生活、工作、学习、娱乐带来极大的方便。 数字电子钟不仅能准确的给人们显示时间,方便人们对时间的合理安排,还可以提供整点报时功能,使人们在不经意间了解的时间的变化,更好的把握和安排好时间。 2.课程设计题目和要求: 课程设计题目: 数字电子钟控制电路设计; 课程设计要求: 1.设计一个数字点钟的控制电路,做到可以显示时、分、秒; 2.要求所设计的电子钟有校对功能 3.用数字电子材料实现,紧密结合本学期所学知识; 课题描述: 本次设计以数字电子为主,实现对时、分、秒数字显示的计时装置,周期为24小时,显示满刻度为23时59分59秒,并具有校时功能的数字电子钟。本系统的设计电路由脉冲逻辑电路模块、时钟脉冲模块、时钟译码显示电路模块、校时模块等几部分组成。 ( 图a ) 数字电子钟的原理方框图所示。干电路系统由,时、分、号,它直接决定计时系统的精度,。将标准秒信号送入秒计数器,秒计数器采用60进制计数器,每累计60秒发一个分脉冲信号,该信号将作为分计数器的时钟脉冲。分计数器也采用60进制计数器,每累计60分钟,发出一个时脉冲信号,该信号将被送到时计数器。时计数器采用24进制计时器,可实现对一天24小时的累计。译码显示电路将时、分、秒计数器的输出状态七段显示译码器译码,通过六位LED七段显示器显示出来。校时电路用来对时、分、秒显示数字进行校对调整的 ( 图b ) 图b为由555定时器组成的多谢振荡器,此部分是整个系统的核心部分,他的准确性牵扯到整个时钟是否能够稳定的正常的工作。根据多谢振荡器的工作原理(其工作原理为:接通电源后,电容C被充电,当Vc上升到2Vcc/3时,使Vo为低电平,同时放点三极管T导通,此时电容C1通过R2和T放电,Vc下降。当Vc下降到Vcc/3时,Vo反转为高电平;当放电结束时,T截止,Vcc将通过R1、R2向电容器C充电;当Vc上升到2Vcc/3时,电路又反转为低电平。如此周而复始,,于是,在电路的输出端就得到一个周期性的矩形波。频率与C,R1,R2有关。), 它自己可以产生一定频率的脉冲,将其频率调制于时钟周期相同,然后经过分频器后得到需要的秒脉冲信号。 3.2 分频器电路 ( 图c ) 分频器电路由图c所示,其作用是将多谢振荡器发出的脉冲信号经过47LS4060和74LS250的分频后,将其变成规整的(1Hz)的方波信号,其信号送到读秒器中,以供读秒器进行技术。在整儿系统中,分频器充当着计数器的作用。 3.3 计数器电路 计数器电路是由74LS290采用8421BCD码制所实现,其作用是将秒的个位和十位、分的个位和十位以及时的个位和十位进行十进制进位;再将秒计数器、分计数器和时计数器以六十进制进位;时计数器按照设计的意愿根据12进制或者24进制进行计数。实现各个数字的链接,是整个系统中最重要的链接枢纽。 此部分分为:时计数、分计数和秒计数 ( 图d ) 秒计数电路如图d所示,其作用是将秒的十位与个位实现十进制,将整个基数器实现六十进制送入分计数器电路。其个位于十位的实现方法需将QA与CPB(下降沿有效)相连即可。CPA(下降没效)与1HZ秒输入信号相连,Q3可作为向上的进位信号与十位计数单元的CPA相连。 ( 图e ) 秒十位计数单元为6进制计数器,需要进制转

文档评论(0)

ipuflu + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档