- 1、本文档共27页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA课程设计电子钟大学《EDA课程设计》说明书
目录
摘 要 1
第1章 绪论 2
1.1选题背景 2
1.2电子钟简介 2
1.2.1电子钟的特点 2
1.2.2电子钟的发展趋势 2
1.3本实验设计所要实现的目标 3
第2章 整体设计思想 4
2.1功能设计 4
2.2设计总体方案 4
2.3设计原理 5
2.3.1时、分、秒计时器 5
2.3.2校时电路 5
第3章 程序设计及调试 6
3.1 总体设计 6
3.2 各子模块设计 6
3.2.1千分频器模块 6
3.2.2六十进制计数器模块 8
3.2.3二十四进制计数器模块 11
3.2.4二选一多路选择器模块 13
3.2.5二十四选四MUX24_4模块 14
3.2.6片选信号SEL模块 16
3.2.7译码器DISP模块 17
第4章 总程序调试 20
4.1 总电路图 20
4.2 总波形仿真图 20
4.3 实验室实验图 21
第5章 设计心得 23
参考文献: 24
摘 要
伴随着计算机、集成电路和电子设计技术的发展,EDA技术在过去的几十年里取得了巨大的进步。EDA技术使得设计者的工作仅限于利用软件的方式,即利用硬件描述语言和EDA软件Quartus Ⅱ等即可完成对系统硬件功能的实现。EDA技术研究的对象是电子设计的全过程,有上到下依次包括了系统级、电路级和物理级三个层次。?
VHDL作为一个规范语言和建模语言,具有很强的电路描述和建模能力,能从多个层次对数字系统进行建模和描述,从而大大简化了硬件设计任务,提高了设计效率和可靠性。VHDL具有与具体硬件电路无关和设计平台无关的特性,并且具有良好的电路行为描述和系统描述的能力,并在语言易读性和层次化结构化设计方面,表现了强大的生命力和应用潜力。
本设计是通过Quartus Ⅱ软件、VHDL语言编程及FPGA芯片来实现常见的电子钟,该电子钟可以根据一个控制键能选择显示时、分、秒,并且可以显示翻屏。本设计中用6位LED数码管显示时、分和秒,同时可以通过拨开关调整时、分、秒进行清零。
关键词:Quartus Ⅱ;VHDL;电子钟
第1章 绪论
1.1选题背景
日常生活中必不可少的物品,广泛用于个人家庭以及车站、机场、电影院等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。钟表的数字化给人们生产生活带来了极大的方便。它扩展了钟表原有的报时功能,诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、定时启闭电路、定时开关烘箱、通断动力设备,甚至各种定时电气的自动启用等,这些都是以钟表数字化为基础的。因此,研究数字电子钟以及扩大其在生活中的应用,有着非常现实的意义。
1.2电子钟简介
1.2.1电子钟的特点
数字电子钟是一种用数字电路技术,实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有走时准确、性能稳定、携带方便等优点,且具有更长的使用寿命,因此得到了广泛的使用。电子钟是一种利用数字电路来显示秒、分、时的计时装置,与传统的机械钟相比,它具有走时准确、显 示直观、无机械传动装置等优点,因而得到广泛应用。随着人们生活环境的不断改善和美化,在许多场合可以看到数字电子钟。目前市场上提供的无论是机械钟还是石英钟在晚上无照明的情况下都是不可见的。要知道当前的时间,必须先开灯,故较为不便。现在市场上出现了这样一类的电子钟,它以六只LED数码管来显示时分秒,与传统的以指针显示秒的方式不同,违背了人们传统的习惯与理念,而且这类电子钟一般是采用大型显示器件,适用于银行、车站等公共场所。这种新型的电子钟因其方便、直观的特点也得到了社会的欢迎,在社会上占有相当一部分市场。Quartus Ⅱ软件设计一个有时、分、秒计数显示功能的电子钟,以24小时循环计时,并显示在LED显示器上,有校时功能,可以分别对时分进行单独校时的电子钟。
第2章 整体设计思想
2.1功能设计
(1)有时、分、秒计数显示功能,以24小时循环计时;
(2)有校时功能,可以分别对时分进行单独校时;
(3)时钟计数显示在LED显示器上。
2.2设计总体方案
数字电子钟由六个部分组成。其中分频器把输入频率分成标准的秒信号发生器,由不同进制的计数器、译码器和显示器组成计时系统。秒信号送入计时器进行计数,把累计的结果以“时”、“分”、“秒”的十进制数字显示出来。“时”显示由二十四进制计数器、译码器和显示器构成,“分”、“秒”显示分别由六十进制计数器、译码器和显示器构成。另外,用二选一选择器作校正时间。
总体框图如下:
CLK
2.3设计原理
2.3.1时、分、秒计时器
时计时器为一个24进制计数器,分、秒计时器为60进制计数器。当秒计时
文档评论(0)