- 1、本文档共26页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字系统设计与VHDL 现代EDA技术的特征 1.5 EDA技术的发展趋势 * * 数字系统设计与VHDL 第1章 EDA技术概述 1.1 EDA技术及其发展 1.2 数字系统设计技术 1.3 数字系统设计的流程 1.4 常用的EDA软件工具 1.5 EDA技术的发展趋势 EDA(Electronic Design Automation) 就是以计算机为工作平台,以EDA软件工具为开发环境,以PLD器件或者ASIC专用集成电路为目标器件设计实现电路系统的一种技术。 1.电子CAD(Computer Aided Design) 2.电子CAE(Computer Aided Engineering) 3.EDA(Electronic Design Automation) 1.1 EDA技术及其发展 EDA技术的应用范畴 电子技术各个领域全方位融入EDA技术 EDA技术的新发展 IP核在电子设计领域得到广泛应用 SoPC 步入实用化阶段 基于FPGA的DSP技术为高速数字信号处理算法提供了实现途径 在设计和仿真两方面支持标准硬件描述语言的EDA软件不断推出 (1)采用硬件描述语言(HDL)进行设计 (2)逻辑综合与优化 (3)开放性和标准化 (4)更完备的库(Library) 1.2 Top-down设计与IP核复用 1.2.1 Top-down设计 1.2.2 Bottom-up设计 1.2.3 IP复用技术与SOC Top-down设计 Top-down的设计须经过“设计—验证—修改设计—再验证”的过程,不断反复,直到结果能够实现所要求的功能,并在速度、功耗、价格和可靠性方面实现较为合理的平衡。 Bottom-up设计,即自底向上的设计,由设计者调用设计库中的元件(如各种门电路、加法器、计数器等) ,设计组合出满足自己需要的系统 缺点:效率低、易出错 Bottom-up设计 IP(Intellectual Property):原来的含义是指知识产权、著作权,在IC设计领域指实现某种功能的设计。 IP核(IP模块):指功能完整,性能指标可靠,已验证的、可重用的电路功能模块。 IP复用(IP reuse) IP(Intellectual Property)核 软IP--用VHDL等硬件描述语言描述的功能块,但是并不涉及用什么具体电路元件实现这些功能。 固IP--完成了综合的功能块。 硬IP--供设计的最终阶段产品:掩膜。 IP核与SOC设计 SOC: SYSTEM ON a CHIP 1.3 数字设计的流程 基于FPGA/CPLD 的数字系统设计流程 1. 原理图输入(Schematic diagrams ) 2、硬件描述语言 (HDL文本输入) 设计输入 (1)ABEL-HDL (2)AHDL (3)VHDL (4)Verilog HDL IEEE标准 硬件描述语言与软件编程语言有本质的区别 综合(Synthesis) 将较高层次的设计描述自动转化为较低层次描述的过程 ◆行为综合:从算法表示、行为描述转换到寄存器传输级(RTL) ◆逻辑综合:RTL级描述转换到逻辑门级(包括触发器) ◆版图综合或结构综合:从逻辑门表示转换到版图表示,或转换到PLD器件的配置网表表示 综合器是能自动实现上述转换的软件工具,是能将原理图或HDL语言描述的电路功能转化为具体电路网表的工具 C、ASM... 程序 CPU指令/数据代码: 010010 100010 1100 软件程序编译器 COMPILER 软件编译器和硬件综合器区别 VHDL/VERILOG. 程序 硬件描述语言 综合器 SYNTHESIZER 为ASIC设计提供的 电路网表文件 (a)软件语言设计目标流程 (b)硬件语言设计目标流程 适 配 适配器也称为结构综合器,它的功能是将由综合器产生的网表文件配置于指定的目标器件中,并产生最终的可下载文件 对CPLD器件而言,产生熔丝图文件,即JEDEC文件;对FPGA器件则产生Bitstream位流数据文件 仿真(Simulation) 功能仿真(Function Simulation) 时序仿真(Timing Simulation) 仿真是对所设计电路的功能的验证 编程(Program) 把适配后生成的编程文件装入到PLD器件中的过程,或称为下载。 通常将对基于EEPROM工艺的非易失结构PLD器件的下载称为编程(Program),将基于SRAM工艺结构的PLD器件的下载称为配置(Configure)。 1.4 常用的EDA软件工具 集成的CPLD/FPGA开发工具 逻辑综合工具 仿真工具 其他设计工具
您可能关注的文档
- 文学绪论.ppt
- 税收原理57079.ppt
- 服务营销11154.ppt
- 2旅游规划关注的热点和理论支撑.ppt
- 大学语文33165.ppt
- 5 看电视50322.ppt
- 画法几何374020.ppt
- 群论绪论.ppt
- 第四章 作业环境设计.ppt
- 定向越野英语showtime.ppt
- 2025年市国资委党委开展深入贯彻中央八项规定精神学习教育工作方案与开展学习中央八项规定主题教育工作方案(2篇文).docx
- 在2025年市商务局党组研究部署深入贯彻中央八项规定精神学习教育专题会上的讲话稿、教育动员部署会议上的讲话提纲【2篇文】.docx
- 开展2025年学习八项规定主题教育工作方案与领导在局机关深入贯彻八项规定精神学习教育部署会上的讲话稿(两篇文).docx
- 2025年深入贯彻中央八项规定精神学习教育实施方案与全面落实中央八项规定精神情况总结(2篇文).docx
- 2025年落实中央八项规定精神情况总结稿与领导在深入贯彻中央八项规定精神学习教育工作会议的主持讲话稿(2篇文).docx
- 2025年组织部长在八项规定学习教育工作专班座谈会的讲话稿与开展学习中央八项规定主题教育工作方案(两篇文).docx
- 学习2025年深入贯彻中央八项规定精神知识测试题135题【附答案】与全面深入贯彻中央八项规定精神学习教育实施方案.docx
- 2025年县委书记在中央八项规定精神学习教育动员会上的讲话稿遵守党的政治纪律和落实中央八项规定精神情况个人对照检查材料(2篇文).docx
- 2025年在深入贯彻中央八项规定精神学习教育动员部署会上的讲话稿与在市委党的建设工作领导小组会议暨部署深入贯彻中央八项规定精神学习教育专题会讲话稿(两篇文).docx
- 2025年市工业园区党工委开展深入贯彻中央八项规定精神学习教育工作方案与深入贯彻中央八项规定精神学习教育动员部署会讲话提纲【2篇文】.docx
最近下载
- 第五次全国营养调查报告.docx VIP
- 《妇产科护理》课件——第二章 女性生殖系统解剖与生理.ppt VIP
- 阳春市巨阳新能源120MW渔光互补光伏发电综合利用项目升压站建设项目环境影响报告表.doc VIP
- 2023年下半年浙江绍兴市柯桥区卫生健康单位招聘119人笔试备考题库及答案解析.docx
- 自然保护区的设计原则.ppt VIP
- 全国第三届职业技能大赛(智能网联汽车装调运维)选拔赛理论考试题库(含答案).doc VIP
- 2025年河南工业职业技术学院单招数学试题 .pdf VIP
- 2024-2025学年(统编版五四制)六年级语文下册第七单元知识清单.pdf VIP
- 粉尘爆 炸危险场所用收尘器防爆导则(doc5).doc VIP
- 拳皇97附带图片绝对完美键盘出招表.pdf
文档评论(0)