第7讲ED技术原理与应用.ppt

  1. 1、本文档共70页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
7.1 宏功能模块概述 7.1 宏功能模块概述 7.1 宏功能模块概述 7.1 宏功能模块概述 7.2 宏模块应用实例 7.2 宏模块应用实例 7.2 宏模块应用实例 7.2 宏模块应用实例 7.2 宏模块应用实例 7.2 宏模块应用实例 7.2 宏模块应用实例 7.2 宏模块应用实例 7.2 宏模块应用实例 7.3 在系统存储器数据读写编辑器应用 7.3 在系统存储器数据读写编辑器应用 7.3 在系统存储器数据读写编辑器应用 7.3 在系统存储器数据读写编辑器应用 7.3 在系统存储器数据读写编辑器应用 7.4 编辑SignalTapII的触发信号 7.4 编辑SignalTapII的触发信号 7.5 其它存储器模块的定制与应用 7.5 其它存储器模块的定制与应用 7.5 其它存储器模块的定制与应用 7.5 其它存储器模块的定制与应用 7.6 流水线乘法累加器的混合输入设计 7.6流水线乘法累加器的混合输入设计 7.6流水线乘法累加器的混合输入设计 7.6流水线乘法累加器的混合输入设计 7.6流水线乘法累加器的混合输入设计 7.6流水线乘法累加器的混合输入设计 7.7 LPM嵌入式锁相环调用 7.7 LPM嵌入式锁相环调用 7.7 LPM嵌入式锁相环调用 7.7 LPM嵌入式锁相环调用 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.8 IP核NCO数控振荡器使用方法 7.9 8051单片机IP核应用 7.9 8051单片机IP核应用 7.9 8051单片机IP核应用 7.9 8051单片机IP核应用 7.9 8051单片机IP核应用 图7-47 选定FPGA目标器件 图7-48 设定工程后进行全程编译 图7-49 基本8051CPU核应用电路示例 图7-50 单片机I/O口设置成双向口的电路 图7-51 设置FPGA的总线口输出为上拉 图7-17 选择高级触发条件 图7-18 进入“触发条件函数编辑”窗口 图7-19 编辑触发函数 图7-20 编辑定制RAM 7.5.1 RAM定制 图7-21 LPM_RAM的仿真波形 7.5.1 RAM定制 图7-22 FIFO编辑窗 7.5.2 FIFO定制 图7-23 FIFO的仿真波形 7.5.2 FIFO定制 (1)用VHDL设计16位加法器。 【例7-5】 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY ADDER16B IS PORT ( CIN : IN STD_LOGIC; A,B : IN STD_LOGIC_VECTOR(15 DOWNTO 0); S : OUT STD_LOGIC_VECTOR(15 DOWNTO 0); COUT : OUT STD_LOGIC ); END ADDER16B; ARCHITECTURE behav OF ADDER16B IS SIGNAL SINT : STD_LOGIC_VECTOR(16 DOWNTO 0); SIGNAL AA,BB : STD_LOGIC_VECTOR(16 DOWNTO 0); BEGIN AA=0A; BB=0 B; SINT = AA + BB + CIN; S = SINT(15 DOWNTO 0); COUT = SINT(4); END behav; 图7-24 在原理图编辑窗加入LPM元件 (2)顶层原理图文件设计。 图7-25 将LPM乘法器设置为流水线工作方式 (2)顶层原理图文件设计。 图7-26 乘法累加器电路 (2)顶层原理图文件设计。 图7-27 m

文档评论(0)

jiqingyong12 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档