- 1、本文档共79页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Computer English Chapter 2 Organization of Computers 2.4 I/O Subsystem Organization and Interfacing The load logic plays the role of the enable logic in the input device interface. When this logic receives the correct address and control signals, it asserts the LD signal of the register, causing it to read data from the systems data bus. The output device can then read the data from the register at its leisure while the CPU performs other tasks. 装载逻辑发挥着输入设备接口中使能逻辑的作用。当此逻辑获得正确的地址信号和控制信号后,它发出寄存器的LD信号,促使它从系统数据总线上读取数据。然后输出设备可以在其空闲的时候从寄存器中读取该数据,同时CPU可以执行其他的任务。 2.4 I/O Subsystem Organization and Interfacing A variant of this design replaces the register with tri-state buffers. The same logic used to load the register is used to enable the tri-state buffers instead. Although this can work for some designs, the output device must read in data while the buffers are enabled. Once they are disabled, the outputs of the buffers are tri-stated and the data is no longer available to the output device. 该设计也可以用三态缓冲器代替寄存器。装载寄存器的逻辑同样用于使能三态缓冲器。虽然对于某些设计这是可行的,但是输出设备必须在缓冲器有效时读入数据。一旦缓冲器被禁止,其输出就是三态,该数据也就不再能够供输出设备使用。 2.4 I/O Subsystem Organization and Interfacing Some devices are used for both input and output. A personal computers hard disk drive falls into this category. Such a device requires a combined interface that is essentially two interfaces, one for input and the other for output. Some logic elements, such as the gates that check the address on the address bus, can be used to generate both the buffer enable and register load signals 有些设备既用于输入又用于输出,个人电脑中的硬盘驱动器就属于这一类。这样的设备需要一个组合接口,本质上是两个接口,一个用于输入,另一个用于输出。一些逻辑元件(比如检查地址总线上的地址是否正确的门电路)既可以用来产生缓冲器的使能信号,有可以用来产生寄存器的装载信号。 2.4 I/O Subsystem Organization and Interfacing I/O devices are much slower than CPUs and memory. For this reason, they can have timing problems when interacting with the CPU. To illustrate this, consider what happens when a CPU wants to read data from a disk. It may take the disk drive several milliseconds to positi
您可能关注的文档
- 2009_深圳_最佳策划项目曦湾.ppt
- 化学计算56882.ppt
- 旅游地产专题精彩分析.ppt
- 微积分课件09789.ppt
- 计算机网络原理36499.ppt
- 电子政务63990.ppt
- [中国政治思想史].课件18.ppt
- 数据仓库与数据挖掘24883.ppt
- 旅游市场营销学15185.ppt
- 第二章社会调查研究的理论与方法.ppt
- 河北省沧州市部分学校2024-2025学年高三上学期1月期末联考政治 (原卷版).docx
- 江苏省镇江市2024-2025学年高一上学期期末质量监测测历史(原卷版).docx
- 山东省济宁市2024-2025学年高二上学期1月期末考试政治(解析版).docx
- 广东省深圳市龙华区2024-2025学年高二上学期1月期末考试政治(解析版).docx
- 山西省朔州市怀仁市第一中学等学校2024-2025学年高一上学期期末考试政治(解析版).docx
- 语文《充气房子》教学设计一等奖 .docx
- 试用期员工转正评语 .docx
- 师德师风研修心得体会(精选30篇).pdf
- 师范毕业生的实习总结模板(精选30篇).pdf
- 施工项目管理制度(通用21篇).pdf
文档评论(0)