华东理工大学EDA-(FPGA嵌入式应用)_理论知识复习题.doc

华东理工大学EDA-(FPGA嵌入式应用)_理论知识复习题.doc

  1. 1、本文档共89页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3部分 理论知识复习题 基本概念 数字电路基础 判断题(将判断结果填入括号中。正确的填“√”,错误的填“×”): 数字信号是由连续变化的模拟信号采样得到的。 ( ) 要构成5进制计数器,至少需要3个触发器,其无效状态有3个。 ( ) 十进制数(25)D转换为二进制数为(11001)B。 ( ) 逻辑变量只有两个值,即0 和1,两者并不表示数量的大小。 ( ) 某三个变量逻辑函数F,若以ABC的顺序列真值表,表中F=1的个数为5个。若以CBA的顺序列真值表,则表中F=1的个数为4个。 ( ) 逻辑代数运算与普通代数运算的运算规则相同。 ( ) 无关项就是指取值一定为零的最小项。 ( ) 组合逻辑电路通常由门电路组合而成。 ( ) 组合电路的结构特点是输入信号单向传输的,电路中不含反馈回路。 ( ) 奇校验位的值是其余各数据位的异或运算。 ( ) 由于门电路平均延迟时间的差异,使信号从输入经不同的通路传输到输出级的时间不同,这样可能导致逻辑电路的错误输出,这种现象称为竞争冒险。 ( ) 锁存器对脉冲电平敏感,在时钟脉冲的电平作用下改变状态,而触发器对脉冲边沿敏感,其状态只有在时钟脉冲的上升沿或下降沿的瞬间改变。 ( ) 时序逻辑电路中必须含有存储电路,因此必然含有触发器。 ( ) 同步时序电路具有统一的时钟CP控制。 ( ) 异步时序逻辑电路没有统一的时钟脉冲,电路状态的改变必须考虑外部输入信号及对应存储器的时钟端或控制端有无信号作用。 ( ) 异步时序电路没有统一的时钟,状态变化的时刻是不稳定的,通常输入信号只在电路处于稳定状态时才发生变化。 ( ) 实现一个8进制计数器最少需要3个D触发器。 ( ) 为了获得高精度的D/A转换器,不仅应选择位数较多的高分辨率的D/A转换器,而且还需要选用高稳定度的VREF和低零漂的运算放大器等器件与之配合才能达到要求 ( ) 模数转换过程,其中采样这一步骤必须遵循采样定律,也就是输入模拟信号的最高频率大于等于采样信号频率的两倍。 ( ) Moore型有限机的输出只与有限状态自动机的当前状态有关,与输入信号的当前值无关。 ( ) 摩尔状态机是有限状态机,而米勒状态机不是有限状态机。 ( ) 在状态机的编码方式中,最常用的是顺序编码和One-hot编码方式。 ( ) IP是指一种事先定义,经验证可以重复使用的,能完成某些功能的组块。 ( ) 用户自己编写的IP核不属于IP核的提供形式。 ( ) IP核的重用是设计人员赢得迅速上市时间的主要策略。 ( ) IP应具有多种工艺下的可用性,提供各种库的综合脚本,可以移植到新的技术。( ) 规划和制定设计规范不属于IP设计的主要流程之一。 ( ) IP的验证必须是完备的,具有可重用性的。 ( ) 可再用IP是着眼于按各种再使用标准定义的格式和快速集成的要求而建立的,便于移植,更重要的是有效集成。 ( ) 国内IP市场相对落后的原因是IP使用公司的规模太小因而很难承受高昂的IP使用费用。 ( ) EDA技术的发展主要经过了CAD、CAE、ESDA这3个发展阶段。 ( ) 电子系统级(ESL)设计主要分3步走,首先是功能设计,其次是基于应用的结构设计,最后是基于平台的结构设计。 ( ) 动态验证是通过观察电路模型在外部的激励信号作用下的实时响应来判断该电路系统是否实现了预期功能。 ( ) 静态时序分析工具通过路径计算延迟的总和,并比较相对于预定义时钟的延迟,它仅关注时序间的相对关系而不是评估逻辑功能。 ( ) 从硬件的行为描述转换到硬件电路,这种自动产生硬件电路的过程称为综合。( ) 内建自测试的基本思想是电路自己生成测试向量,而不是要求外部施加测试向量,它依靠自身来决定所得到的测试结果是否正确。 ( ) Design Compiler属于布局布线工具。 ( ) 物理验证是IC设计的最后一个环节,是电路设计与工艺设计的接口。 ( ) 一个Slice由两个4输入的函数、进位逻辑、算术逻辑、存储逻辑和函数复用器组成。 ( ) FPGA内的LUT本质上

文档评论(0)

dashewan + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档