第六章原理图输入方法硬件验证.ppt

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA技术与VHDL 图形设计方法 --硬件验证 4.2 引脚设置和下载 4.2 引脚设置和下载 4.2 引脚设置和下载 4.2 引脚设置和下载 4.2 引脚设置和下载 4.2 引脚设置和下载 * HQUEDA中心 * EDA技术 4.2.1 引脚锁定 为了能对此计数器进行硬件测试,应将其输入输出信号锁定在芯片确定的引脚上,编译后下载。当硬件测试完成后,还必须对配置芯片进行编程,完成FPGA 的最终开发。 模式选择键 复位开关 +/-12V电源开关 RS232通信接口 目标芯片 Cyclone II VGA接口 PS/2接口 下载接口 电子设计下载口 模式显示 适配板 时钟频率选择 GW48-EDA 系统的电路模式(参阅附录P435) 举例说明 1.目的与优势 2.表明硬件连接,不同的设计可选用不同的模式。 目标器件引脚名 引脚锁定(以半加器为例) 可选择键8作为半 加器的输入“a” 选择实验电路结构图6 选择键8作为半加 器的输入“b” 可选择发光管8 作为半加器的 进位输出“co” 可选择发光管8 作为半加器的 和输出“so” 选择实验板上 插有的目标器件 目 标 器 件 引 脚 名 和 引 脚 号 对 照 表 键8的引脚名 键8的引脚名 对应的引脚号 确定引脚对应情况 实验板位置 半加器信号 通用目标器件引脚名 目标器件EP1K30TC144引脚号 1、键8: a PIO13 27 2、键7 b PIO12 26 3、发光管8 co PIO23 39 4、发光管7 so PIO22 38 4.2.1 引脚锁定 图4-23 Assignment Editor编辑器 KONXIN 确定了锁定引脚编号后就可以完成以下引脚锁定操作了: (1) 假设现在已打开了 工程。 (2)选择Tools 菜单中的Assignments 项,即进入如图 所示的Assignment Editor编辑器窗。在Category 栏中选择Pin,或直接单击右上侧的Pin 按钮,然后取消左上侧的Show assignments for specific nodes 的选择勾。 4.2.1 引脚锁定 图4-24 已将所有引脚锁定完毕 双击“TO”栏的《new》,在出现的如图 所示的下拉栏中分别选择本工程要锁定的端口信号名;然后双击对应的Location 栏的《new》,在出现的下拉栏中选择对应端口信号名的器件引脚号。 最后存储这些引脚锁定的信息后,必须再编译(启动Start Compilation)一次,才能将引脚锁定信息编译进编程下载文件中。此后就可以准备将编译好的SOF 文件下载到实验系统的FPGA 中去了。 进行硬件测试的步骤: (1)打开编程窗和配置文件。首先将实验系统和并口通信线连接好,打开电源。在菜单Tool 中选择Programmer,于是弹出如图 所示的编程窗。 4.2.2 配置文件下载 图4-25 选择编程下载文件 在Mode 栏中有4种编程模式可以选择:JTAG、Passive Serial、Active Serial 和In-Socket。为了直接对FPGA进行配置,在编程窗的编程模式Mode 中选JTAG(默认),并选中打勾下载文件右侧的第一小方框。注意要仔细核对下载文件路径与文件名。如果此文件没有出现或有错,单击左侧“Add File”按钮,手动选择配置文件*.sof 。 4.2.2 配置文件下载 图4-25 选择编程下载文件 (2)设置编程器。若是初次安装的Quartus II,在编程前必须进行编程器选择操作。这里准备选择ByteBlaster MV[LPT1]。单击Hardware Setup 按钮可设置下载接口方式(图4-25),在弹出的Hardware Setup 对话框中(图4-26)

文档评论(0)

tiangou + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档