- 1、本文档共22页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* * 第二章 80X86系列微机的体系结构 8086存储器组织 8086CPU内部结构与高性能微处理器 80X86微处理器的寄存器结构 80X86微处理器引脚功能 80X86微处理器基本时序 * * 第二章 80X86系列微机的体系结构 §2.1 8086存储器组织 一.8086系统存储器结构 关于8086: 8086有20根地址信号线,可以寻址的地址空间为220字节,即1M字节。 8086是16位的CPU,有16根数据总线。 8086的存储器以字节为单位进行编址。 字节 00000H 00001H 00002H FFFFEH FFFFFH 24H 12H * * 第二章 80X86系列微机的体系结构 §2.1 8086存储器组织 一.8086系统存储器结构 存储器的分体结构: 1M字节 512K字节 + 512K字节 0 7 8 15 00000H 00001H 00002H 00004H FFFFEH 00003H 00005H FFFFFH 512K字节 512K字节 偶地址体 奇地址体 A0=1 A0=0 * * 第二章 80X86系列微机的体系结构 §2.1 8086存储器组织 一.8086系统存储器的分体结构 存储器与总线的连接: D7 ~ D0 CS A18 ~ A0 512K?8 D7 ~ D0 CS A18 ~ A0 512K?8 D15 ~ D8 D7 ~ D0 A19 ~ A1 A0 BHE * * §2.1 8086存储器组织 一.8086系统存储器的分体结构 存储器与总线的连接: 第二章 80X86系列微机的体系结构 归纳: BHE A0 0 0 0 1 0 1 1 读写一个字 读写一个高字节 读写一个低字节 无效 * * §2.1 8086存储器组织 二.数据在存储器中的存放 第二章 80X86系列微机的体系结构 字节型数据可任意存放 1. 存放原则 字型数据遵循低字节放低地址,高字节放高地址。且最低字节所在的存储器单元的地址就是该字的地址。 双字型数据也遵循低字节放低地址,高字节放高地址。且最低字节所在的存储器单元的地址就是该字的地址。 * * §2.1 8086存储器组织 二.数据在存储器中的存放 第二章 80X86系列微机的体系结构 2. 对准存放方式与非对准存放方式 对准存放方式: 存放字(或双字)数据时,从偶地址开始存放。 非对准存放方式: 存放字(或双字)数据时,从奇地址开始存放。 对准存放方式比非对准存放方式在访问时速度更快 * * 14230H 1422FH 1422EH 1422DH 字(16bit)数据地址1422EH 低位在低地址,高位在高地址 H(高8bit) L(低8bit) 字节地址 字节地址 存储器二个连续字节组成一个字,一个字中的每一个字节都有各自的字节地址。存入时以低位字节在低地址,高位字节在高地址的次序存放,字单元的地址以低位地址表示。若要求8086在一个总线周期访问一个整字(16位)时,则该字的地址为偶地址(“对准好”的字)。如果则该字的地址为奇地址(“未对准好”的字),则8086要用两个连续的总线周期访问一个整字,每个周期访问一个字节。 * * §2.1 8086存储器组织 第二章 80X86系列微机的体系结构 三. 存储器的分段 3.分段原则: 1.问题的提出 2.解决办法 各段起始单元的20位地址能被16整除。 低四位为0 每段长度≤64K(216)字节 段与段之间相对位置可任意。 * * §2.1 8086存储器组织 第二章 80X86系列微机的体系结构 三. 存储器的分段 4.段的类型: 代码段: 数据段: 堆栈段: 附加段: 放程序代码 放程序运行所需要的数据 特殊的数据区,存取数据按先进后出的顺序 辅助的数据区 当前正在使用的段称为当前段 当前段: 段寄存器: 存放当前段起始地址的高十六位(称为段基址)。 CS、DS、SS、ES * * §2.1 8086存储器组织 第二章 80X86系列微机的体系结构 三. 存储器的分段 5.物理地址与逻辑地址的关系: 物理地址: 逻辑地址: 存储单元的真实地址,20位。 程序中编排的地址,16位。 包括段基址和偏移地址 该单元相对于该段起始单元的偏移量 偏移地址: 物理地址=段基址?24+偏移地址 20位 16位 16位 * * DS ES SS CS IP 数据暂存器 PSW标志 寄存器 执行部件控制电路 AX BX CX DX AH BH CH DH SI DI BP SP AL BL CL DL 寄存器组
文档评论(0)