ADS1274中文版.docx

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ADS1274中文版

ADS1274四方形封装/八进制,同步采样,24位ΔΣ模数转换器特性:同步采样 四/八通道;高达144K采样率交流特性—70KHz带宽,111dB信噪比(高分辨率模式),-108dB谐波失真;直流特性:温漂——0.8uV每摄氏度,增益漂移——1.3ppm每摄氏度;可选择的工作模式:高速模式——144kSPS,106dB信噪比, 高分辨率模式——52kSPS,111dB信噪比, 低功耗模式——52kSPS,31mW/ch 低速模式——10kSPS,7mW/ch;线性相位数字滤波器;SPI或帧同步,串行接口;低采样误差;调制解调器输出选项(数字滤波器带宽);模拟供电:5V;数字内核:1.8V;IO口供电:1.8V to 3.3V;应用:振动分析仪;多通道数据采集;音箱动态仪表;压力传感器描述:基于单通道ADS1271,ADS1274和ADS1278都是24位ΔΣ型模数转换器,拥有高达144k采样率,允许四/八通道同步采集。两款芯片使用的是同样的封装,允许交叉扩展。传统来说,工业级ΔΣ在使用数字滤波器和通带衰减的情况下能提供很好的失调表现。结果,他们限制了信号带宽,然后就非常适合直流测量。高分辨率的ADC在音频应用中提供了很大的可使用的带宽,但是这些失调和漂移特性,对微弱信号是非常有意义的相比于传统的工业计数器。ADS1274和ADS1278联合了这些转换器,允许高精度的工业直流和交流测量。高阶、斩波稳零模块在低通带噪声的情况下成功的获得了非常小的漂移。片上抽取滤波器抑制模块和通带之外的噪声。ADC芯片提供了高达90%的乃奎斯特采样率的信号带宽,和小于0.005dB的通带纹波。四个工作模块允许速度、分辨率和功耗的最优选择。所有的功能都是通过引脚来控制,芯片内没有需要编写的寄存器。ADS1274引脚图SPI时序格式综述ADS1274和ADS1278都是在单通道模数转换器ADS1271的基础上改进而来的。他们既提供了了杰出的直流特性又有卓越的交流表现。ADS1274和ADS1278除了通道数的不同之外,其余的全部都一样。封装和引脚都一样。芯片都包含四路或者八路,6阶,斩波稳零,和ΔΣ模块,低纹波,线性相位FIR滤波器。模块测量差分输入信号Vin=AINP-AINN。数字滤波器接收到调制信号,而且还提供了低噪声的数字输出。高速、高分辨率、低功耗和低速模式。在高速模式中,最大采样率是144kSPS。在高分辨率模式中,信噪比可达111dB(Vref=3.V)。早低功耗模式中,每个通道的功耗是31mW。在低速模式中,……。数字滤波器可以被绕开,调制解调器直接输出信号。ADS1274可以直接通过IO口进行配置,无需编写寄存器。数据能通过SPI接口和帧同步获得。功能描述ADS1274是一个ΔΣ型模数转换器,有四个并行的独立的数字化转换通道。转换器由两个主要的功能模块构成,以达到模数转换的目的:调制解调器和数字滤波器。调制解调器采样输入信号,同时采样参考电压源。内部数字滤波器还会对脉冲信号进行滤波。相位响应几乎是零相位误差。设定时间输出数据在在76个转换周期后设定。数据形式ADS1274的24位数据,有两种组成形式。模拟输入 时钟输入ADS1274的工作需要时钟输入。1274独立的转换模块工作的时候使用的是相同的时钟。在最大采样率的情况下,时钟输入应该是27MHz和13.5MHz给低功耗模式,27MHz和5.4MHz给低速模式,具体选用那种靠CLKDIV引脚来决定。在高速模式,最大的时钟频率是37MHz。在高分辨率模式下,CLK最大频率是27MHz。在高速模式下,工作情况是受输入频率限制的。所选择的外部时钟的频率不影响ADS1274的分辨率。使用较低的时钟会减小功耗。最小的时钟频率是100KHz。模式选择(MODE)ADS1274系统了四种工作模式……提供了速度、分辨率和功耗选择。模式选择是由数字输入引脚MODE[1:0]决定。在SPI协议下,DRDY保持高电平知道数据已经准备好。当DOUT为“1”时,数据能从芯片里面读出来。POWER-DOWN(PWDN)能通过PWDN进入低功耗模式。保持PWDN引脚低电平两个周期,芯片进入低功耗模式。保持PWDN高电平,系统推出低功耗模式。模数形式(FORMAT[2:0])数据输出形式串行接口协议从ADS1274读取数据可以使用SPI接口。可以使用两种协议:SPI和帧同步。两种模式使用相同的引脚:SCLK、DRDY、DOUT[4:1]和DIN。FORMAT[2:0]引脚决定接口协议。SPI串行接口SPI兼容的形式是一种只读接口。DRDY的下降沿时数据可读,数据在SCLK下降沿被移除,MSB first。用多块芯片的时候DIN能以数据链形式输出。 SPI接口时,CLK的最大输入频率是27MHz。CLK输入频率大于

文档评论(0)

gangshou + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档