网站大量收购闲置独家精品文档,联系QQ:2885784924

[浅谈FPGA与verilogHDL.ppt

  1. 1、本文档共32页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[浅谈FPGA与verilogHDL

浅谈FPGA与verilogHDL 专业:集成电路工程 学号:201431380 姓名:张繁 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 一、FPGA的简介 1、起源:可编程逻辑器件(Programmable Logic Device, PLD)起源于20世纪70年代,是在专用集成电路(ASIC)的基础上发展起来的以后总新型逻辑器件。 2、主要特点:完全由用户通过软件进行配置和编程,从而完成某种特定的功能,并且可以反复擦写。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 3、常见PLD产品:可编程只读存储器(PROM)、现场可编程逻辑阵列(FPLA)、可编程阵列逻辑(PAL)、复杂可编程逻辑器件(CPLD)、和现场可编程门阵列(FPGA)等类型。它们的内部结构和表现方法各不相同。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 可编程逻辑器件的发展史(4个阶段) 第一阶段:(20世纪70年代初到70年代中) 只有简单的PROM、紫外线可擦除只读存储器(EPROM)和电可擦除只读存储器(EEPROM)3种。只能完成简单的数字逻辑功能。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 第二阶段:(20世纪70年代中到80年代中) 结构上稍微复杂的可编程阵列逻辑(PAL)和通用阵列逻辑(GAL)器件,正式被称为PLD,能够完成各种逻辑运算功能。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 第三阶段:(20世纪80年代中到90年代末) Xilinx和Altera公司分别推出了与标准门阵列雷似的FPGA以及类似于PAL结构的扩展性CPLD。提高了逻辑运算速度,逻辑单元灵活、集成度高、适用范围宽、编程灵活。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 第四阶段:(20世纪90年代末至今) 出现了可编程片上系统(SOPC)和片上系统(SOC)技术。涵盖了实时化数字信号处理、高速数据收发器、复杂计算以及嵌入式系统设计技术的全部内容。Xilinx和Altera公司也推出了相应的SOC FPGA产品。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. Verilog HDL是目前应用最为广泛的硬件描述语言之一,与VHDL各有千秋。1993年,IEEE专门成立IEEE 1364工作组制定Verilog HDL的标准,在1995年发布了第1个Verilog HDL的标准,即IEEE 1364-1995。随后,IEEE在2002年发布了经过修订的Verilog HDL新标准,命名为IEEE 1364-2001。 ? 二、Verilog简介 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. Verilog HDL允许在不同的抽象级别上对数字电路系统进行描述,这些抽象级别包括系统级(System Level)、算法级(Algorithm Level)、寄存器传输级(Register Transfer L

文档评论(0)

tiantiande + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档