(精)微电子集成电路设计仿真软件使用介绍——必威体育精装版.ppt

(精)微电子集成电路设计仿真软件使用介绍——必威体育精装版.ppt

  1. 1、本文档共30页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
主要内容 Orcad Capture Hspice Cosmos Scope 哈工大MEMS中心电路的设计流程 Hspice——配置 hspice.ini 修改option 修改电源 Hspice——使用 黑龙江大学集成电路与集成系统 集成电路CAD设计 * 第三章 集成电路设计仿真软件使用介绍 1.交互式电路图输入 2.电路仿真 3.版图设计 4.版图的验证(DRC LVS) 5.寄生参数提取 6.后仿真 7.流片 *.opj—项目管理文件 *.dsn—电路图文件 *.olb—图形符号库文件 *.lib—仿真模型描述库文件 *.mnl—网络表文件 *.max—电路板文件 *.tch—技术档文件 *.gbt—光绘文件 *.llb—PCB封装库文件 *.log *.lis—记录说明文件 *.tpl—板框文件 *.sf—策略档文件 capture——基本文档类型 capture——新建项目 capture——工具栏说明 capture——快捷键 Place Bus Entry E Place Power F Place Gnd G Zoom In I Zoom Out O Place Part P Place Wire W Place Net Name N Place Bus B Place Junction J Capture ——打开项目 .DSN 具体的电路设计文件 .opj 工程文件 Capture—— 添加库文件 Hspice.olb Source.olb Csmc.olb All.olb Place Part 快捷键 p Hspice库中常用元件 Comparewithgnd——比较器 E_opampwithgnd——理想运放 Gswithwgnd——理想开关 Capture ——设置模板 设置仿真库路径 设置 .OPTION 设置分析方式 模板所在的库 模板 Capture ——添加源 输入源或者器件名称,回车 直接在库里面选择 点击project manager按钮,出现下图 Capture——生成网表 使所设计的处于选中状态 Capture——生成网表 点击create netlist按钮,弹出对话框,选择pspice选项卡 将原来的扩展名改为.sp Capture ——标注 点击Annotate按钮,弹出annotate对话框 选择第二项unconditinal reference update 如果生成网表不成功,一般表示有重复定义的器件 Hspice ——使用 open ——调入网表文件(.sp) Edit nl ——编辑网表文件 Edit ll ——察看仿真结果 Simulate ——察看仿真状态 Hspice ——使用 网表文件的第一行 .lib 语句的修改(路径中的斜杠) .option 语句的设定 仿真语句的设定 Hspice——使用 仿真完毕,点击edit ll 查找err 有Errchk即为成功,否则按照error提示,修改电路图重来。 .TRAN tinc1 tstop1 瞬态分析 .Noise 噪声分析 .AC var1 start1 stop1 inc1 交流分析 .tf 直流小信号传输点分析 .pz 极零点分析 .op 静态工作点分析 .DC var1 start1 stop1 inc1 直流分析 Hspice——输出格式 输出格式 lx8(q3) 表示输出q3管的源漏跨导 具体表格在hspice.pdf Hspice——不收敛原因(可能) Hspice仿真过程采用Newton-Raphson算法通过迭代解矩阵方程,使节点电压和支路电流满足Kirchoff定律。迭代算法计算不成功的节点,主要是因为计算时超过了Hspice限制的每种仿真迭代的总次数从而超过了迭代的限制,或是时间步长值小于Hspice允许的最小值。 重新设置RELV,ABSV,RELI,ABSI,RELMOS,ABSMOS等 options设置 在PN结或MOS的漏与源之间跨接一个小电阻;将.option中默认的GMINDC、GMIN增大。 由于所有的半导体器件模型都可能包含电感为零的区域,因此可能引起迭代的不收敛。 仿真模型 分块仿真;简化输入源;调整二极管的寄生电阻; 电路连线错误,语句错误,其他错误可以通过查找列表文件中的warning和errors发现 电路的拓扑结构 解决方法 可能的原因 Hspice——不收敛原因(可能) Hspice——不收敛解

文档评论(0)

xiaofei2001129 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档