网站大量收购闲置独家精品文档,联系QQ:2885784924

计算机组成原理模拟试题及答案..doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计算机组成原理模拟试题及答案.

计算机组成原理 ····································?密封线、传统术语中,将______和______合在一起称为CPU,而将CPU和内存储器合称为主机。 、机器数7H若被看作整数补码时,其真值是______。 、______和逻辑运算。______个寄存器。 5、一个64KX8存储芯片,其地址线和数据线的总和是______。______和______等。______。 8、直接寻址方式指令中,直接给出______,只需访问内存______次就可以获得操作数。______。 10、______、______、和______。 11、控制器的组成包括______、______、指令译码器、脉冲源及启停线路和时序信号形成部件。 12、CPU响应中断时需要保护断点,这里断点指的是______。______和非屏蔽中断。 14、当中断允许触发器被置为1时,______CPU响应中断。 15、______ 、______和______。 16、______、______、外围设备地址寄存器ADR、控制与状态寄存器CSR和数据缓冲寄存器DBR。 二、单项选择题(本大题共15小题,每小题1分,共15分)。 得分 评卷人 1、字长位,用定点补码小数表示时,一个字所能表示的范围是_____A. B. C. D. 、已知X0,且[X]原=X0X1X2……Xn,则[X]补可通过______求得 A.各位求反,末位加1 B.除X0外各位求反,末位加1 C.求补 D.[X]反-1 .如果操作数在寄存器中,称为______寻址。A.直接 B.立即数 C.寄存器间接 D.寄存器直接 .微程序存放在______中A.控制存储器 B.RAM C.指令寄存器 D.内存储器密封线、微程序控制系统中,机器指令与微指令的关系是______A.一条微指令由若干条机器指令组成 B.每一条机器指令由一条微指令来执行 C.一段机器指令组成的程序由一条微指令来执行 D.每一条机器指令由一段微指令编成的微程序来解释执行 、在CPU中,寄存器是______A. B. C. D..指令器是____进行译码。B A. B. C.地址 D. 8、寄存器位于______ A.cache内 B.CPU内 C.主存储器内 D.外设内 ______。C A、存储器的读出时间; B、存储器的写入时间; C、连续启动两次独立的存储器操作所需间隔的最小时间; D、启动一次存储器操作到完成该操作所经历的时间。 10、计算机的存储______。A A.RAM B.ROM C. D. 11、中断向量可提供______。.______。D A.B. C. D. 13、DMA传送方式是在______之间建立一条数据通路。A A. B. C. D. 14、在独立编址方式下,存储单元和I/O设备是依靠______来区分的A.不同的地址代码 B.不同的地址总线 C.不同的指令 D.上述都不对 、在接口中,______。D A. B.C. D. 三、简答题(本大题共6小题,共40分) 得分 评卷人 1、X=-0.1101,Y=-0.1011,用补码计算并判断结果有无溢出?K*16的存储器,由64K*1的2164RAM芯片(芯片是4个128*128结构)构成,问: ····································?密封线(1) 总共需要多少个RAM芯片?(3分) (2) 如果采用分散刷新方式,如单元刷新间隔不超过2ms,求刷新信号的周期。(3分) 4、基址寄存器的内容为2600H,变址寄存器的内容为03B0H,指令的地址码部分是7DH,当前正在执行的指令所在地址为3B00H,请求出变址编址(考虑基址)和相对编址两种情况的访存有效地址。(6分) 5、CPU结构如图所示,其中有一个累加器AC,一个状态寄存器和其他四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传递的方向 (1)指出图中四个寄存器A、B、C、D的名称(4分) (2)简述指令从主存取到控制器的数据通路(2分) (3)简述运算器和主存之间进行读和写访问的数据通路(2分) 6、简述中断处理过程。(6

文档评论(0)

sa1fs5g1xc1I + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档