网站大量收购闲置独家精品文档,联系QQ:2885784924

第4章复位时钟同步和初始化..doc

  1. 1、本文档共38页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第4章复位时钟同步和初始化.

复位、时钟同步和初始化 本章介绍复位、时钟同步和MPC8349E设备的整体初始化,包括复位配置信号的定义及其选项。此外还介绍配置、控制和状态寄存器。注意,本书的每一章都介绍了一个部件额外的具体的初始化过程。 概述 复位、时钟同步和控制信号为设备的操作提供很多选项。可以在硬复位或上电复位期间配置不同的模式和特性。大多数可配置特性由复位配置字装入设备,只有很少一部分信号用作复位序列期间的复位配置输入。 外部信号说明 下面几节详细说明复位和时钟信号。 复位信号 表4-1说明了MPC8349E的复位信号。4.4.2节“复位配置字”介绍了还作为复位配置信号的信号。 表4-1 系统控制信号——详细信号说明 信号 I/O 说明 /PORESET I 上电复位。该信号有效时启动上电复位流,初始化设备,配置设备的各种属性,包括它的时钟模式。 状态含义 有效——外部代理触发了一个上电复位序列。 无效——指示无上电复位。 时序 关于该信号的具体时序信息见MPC8349E硬件规范。 复位状态 始终输入。 /HDRESET I/O 硬复位。使设备终止所有当前内部和外部事务,并将大部分寄存器设置为它们的缺省值。/HRESET可以完全与所有其他信号异步有效。设备不在硬复位状态时,才能检测到外部的硬复位请求。在/HRESET有效期间,/SRESET有效。/HRESET是一个漏极开路信号。 状态含义 有效——外部代理或内部硬件触发了一个硬复位序列。内部硬件一直驱动/HRESET,直到序列完成。 无效——指示无硬复位。 时序 有效——可以随时出现,异步于任何时钟。 无效——必须有效(保持)至少32个CLKIN(PCI主机模式)或PCI_CLK(PCI代理模式)个周期。 要求 这是一个漏极开路信号,需要一个外部上拉电阻。 复位状态 输出,在上电和硬复位流期间驱动低电平。复位流完成后为高阻。 /SRESET I/O 软复位。使设备终止所有当前内部事务,将大部分寄存器设置为它们的缺省值,并让e300c1核进入复位状态。I/O信号的功能和方向,以及存贮器控制器操作不受/SRESET的影响。/SRESET可以完全与所有其他信号异步有效。设备不在硬复位或软复位状态时才能检测到外部软复位请求。/SRESET是一个漏极开路信号。 状态含义 有效——外部代理或内部硬件触发了一个软复位序列。内部硬件一直驱动/SRESET,直到序列完成。 时序 有效——可以随时出现,异步于任何时钟。 无效——必须有效(保持)至少32个CLKIN(PCI主机模式)或PCI_CLK(PCI代理模式)个周期。 要求 这是一个漏极开路信号,需要外部一个上拉电阻。 复位状态 输出,在上电和硬复位流期间驱动为低电平。复位流完成后为高阻。 CFG_RESET_SOURCE[0:2] I 复位配置字源选择。这些复位配置输入信号位于这样一些设备引脚上,当设备未处于复位状态时,这些引脚具有其他功能。在/PORESET有效期间对这些输入信号进行采样,以确定从哪一个接口装入复位控制字。 状态含义 详细说明见4.4.1.1节“复位控制字源” 时序 在/PORESET有效期间、提供的时钟稳定之后(/PORESET流)对这些输入信号进行采样,一旦/HRESET有效,就必须由外部电阻将其拉高或拉低。 要求 在/POREST和/HREEST流期间,所有连接到这些信号的其他信号驱动器必须为高阻状态。关于用于拉高或拉低复位配置信号的合适的电阻值见MPC8349E硬件规范。 复位状态 在上电和硬复位流期间为输入信号,在复位流完成后为功能信号。 CFG_CLKIN_DIV I 时钟分配选择。该复位配置输入信号位于这样一个设备引脚上,当设备未处于复位状态时,该引脚具有其他功能。在/PORESET有效期间对该输入信号进行采样,以确定CLKIN是否为倍频(除以2)。 状态含义 见4.4.1.2节“时钟分配” 时序 在/PORESET有效期间、提供的时钟稳定之后(/PORESET流)对这些输入信号进行采样,一旦/HRESET有效,就必须由外部电阻将其拉高或拉低。 要求 在/POREST和/HRESET流期间,所有连接到这些信号的其他信号驱动器必须为高阻状态。关于用于拉高或拉低复位配置信号的合适的电阻值见MPC8349E硬件规范。 复位状态 在上电和硬复位流期间驱动为输入信号,在复位流完成后为功能信号。 时钟信号 表4-2说明了MPC8349E的外部时钟信号。注意,某些信号对设备内的某些部件来说是特定的,虽然4.5节“时钟同步”介绍了它们的某些功能,但分别在各章中对它们进行了详细

文档评论(0)

jiulama + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档