- 1、本文档共15页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《基于NIOSII的数字钟设计
湖南工程学院
课 程 设 计
课程名称 嵌入式系统
课题名称 基于NIOS II的数字钟设计
专 业 电子科学与技术
班 级 1101 班
学 号 10
姓 名 邹 日
指导教师 龚 志 鹏
2014 年 11 月 24 日
课 程 设 计
课程名称 嵌入式系统
课题名称 基于NIOS II的数字钟设计
专 业 电子科学与技术
班 级 1101 班
学 号 10
姓 名 邹 日
指导教师 龚 志 鹏
2014 年 11 月 24 日
设计内容与设计要求
设计内容及要求:
1要求采用DE1开发板,使用QSYS工具进行硬件平台设计,搭建一个基于NIOS ii 的数码显示装置,主要外设必须包括片上存数器8K,FLASH,DRAM,UART,4位数码管,键盘,开关量,以及板载LED。quartusII 工程名必须以自己姓名的第一个字母命名,NIOS核命名为CUP_学号,程序必须写入SDRAM.
2 以Software Build Tools for Eclipse为软件开发工具进行软件编程
3按开发板上的按键,分别显示时,分秒,要求时,分可以调节
4 自由发挥:在嵌入ucOS基础上进行设计。
目录
1系统设计总体方案 5
1.1 任务要求 5
1.2硬件规划: 5
1.3设计方案 6
1.4硬件仿真设计 6
1.4.1:使用SOPC Build配置硬件 6
1.4.2 生成Nios Ⅱ系统模块 7
1.4.3:设计总电路图 8
2.软件仿真设计: 10
2.1软件规划: 10
2.1.1程序框图 10
2.2软件工程: 11
Software Build Tools for Eclipse为软件开发工具进行软件编程。建立新的软件工程elec_timer_std 11
3. 系统调试: 12
将所用元器件全部调用出来之后,进行连线,然后管脚绑定,并进行编译下载,下载窗口如下图所示: 12
4.总结 14
5.参考文献 14
1系统设计总体方案
1.1 任务要求
(1) 具有正确的时,分,秒计时功能;
(2) 计时结果要用数码管分别显示时、分、秒的十位和个位;
(3) 当按下RESET按键时,时钟初始化,重新开始计数,当按下BUTTON_H按键时,时钟处于调时状态,当按下BUTTON_M时,时钟处于调分状态;
(4) 按下按键BUTTON_S时,可以进行时、分和分、秒的显示。
1.2硬件规划:
1、LCD:电子钟显示屏幕;
2、按钮:电子钟设置功能键;
3、Flash存储器:存储硬件和程序;
4、SRAM存储器:程序运行时将其导入SRAM。
在SOPC Builder中建立系统要添加的模块包括:
1、Nios Ⅱ 32bits CPU;
2、定时器;
3、按键PIO;
4外部Flash接口;
5、重新配置请求PIO;
6、JTAG UART Interface;
7、EPCS Serial Flash Controller。
1.3设计方案
1.4硬件仿真设计
1.4.1:使用SOPC Build配置硬件
按照设计规划,硬件配置如下:
1.4.2 生成Nios Ⅱ系统模块
(1) 选择System Gerneration标签页
(2) 在System Gerneration中选中HDL选项;如果安装了ModelSim软件并需要仿真此设计,可以选择Simulation选项;
(3)点击Generate,则生成系统模块,成功则显示“SUCCESS:SYSTEM GENERATION COMPLETED”;
(4) 点击Exit退出SOPC Builder。
1.4.3:设计总电路图
分频器的添加:
(1) 双击文件空白处,出现Symbol对话框,点击
(2) 选择I/O中的AL TPLL即可。
完成后的分频器模块如下图所示:
设置窗口如下图所示:
2.软件仿真设计:
2.1软件规划:
2.1.1程序框图
文档评论(0)