《NISO软件学习原文翻译.docVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《NISO软件学习原文翻译

硬件/ 软件开发流程。: Nios开发工具包,Stratix版Nios开发工具包,版Nios开发工具包,Stratix专业版。右边显示软件开发流程而左侧显示硬件设计流程。。。图1。硬件/软件开发流程为处理器Nios 图1显示第9页硬件和软件流程。即使你的开发包括了不同的硬件和软件设计,它有助于理解设计流程软硬件两边的。开始的开发流程活动(第一步在图1),其中包括分析系统要求:? 基于这些问题的答案,你能确定具体系统要求:将中央处理器需要一个乘数吗?外设每种的数量? DMA通道能被用来释放CPU周期复制数据吗?基于系统要求、硬件设计始SOPCBuilder系统集成软件。在这一点上,, 如算术算法或控制方案(图1中的步骤2)。。。用SDK(步骤3在图1),你就可以开始编写。。。很少的开发工作,你可以用SDK来成功的沟通与基本系统。。。Nios的开发工具包提供几个和下载程序编制软件项目开发板使用Altera ByteBlasterMV或ByteBlasterII下或使用串行。可用的GNUPro工具包和Nios提供快速-编译-下载-调试在你的系统(第6步在图1)。可配置处理器Nios的性能改进提供灵活的选择,如果系统没有最初实现其。。。这些程序可以简单,如写数值到PIO或更复杂的,。在许多情况下,硬件工程师写得最多的低级软件功能这些功能,成为的SDK。。软硬件要求这篇教程需要以下的硬件和软件3.0版本Nios处理器和相关软件开发工具。。。ByteBlaster下载的驱动 Quartus II安装描述和许可个人电脑手册。。处理器Nios嵌入式软件安装创造目录见表4在altera \ kits \ Nios目录组件默认。表4。目录结构目录名称包含工具所需的软硬件设计开发Nios,包括GNU工具链。包含所有的SOPC建设者周边设备。每一个周围有它自己的子目录和一个档次。ptf文件描述各组成部分。包含文件Nios嵌入式处理器、Nios,SOPC建筑者,和GNUPro工具。包含文件Nios嵌入式处理器、Nios发展委员会,SOPC建筑者,和GNUPro工具。包含子目录的文件,你可以使用各种Nios辅导。这个指南的目录Nios_SW_Tutorial_ _ 装置。软件使用的工具GNUPro工具目录。。。。First Silicon解决方案:Nios处理器核心的系统分析器。。。Nios SDK壳你用这个环境开发Nios软件和Nios开发板交流。。Nios的开发工具包你可以使用Nios SDK壳生成和调试软件。你也可以使用Nios SDK的外壳运行测试程序开发板Nios。允许你配置处理器硬件根据您的系统要求。接下来的章节将描述一些可用的功能,你可以用它来增加你的Nios系统性能。关于配置处理器硬件特征乘法器32位处理器Nios提供了两种达到十倍的性能一种纯软件实现。如果你的代码执行一些乘法操作不含要求多元化或者你想使CPU核心尽可能小另一方面如果你的代码执行众多的乘法运算或必须优化速度选择其中的一个专用硬件 (MSTEP或MUL)更多的信息,参阅Nios 3.0 CPU数据表数据和指令缓存你可以配置的处理器Nios内存使用汉字指令缓存(I-cache)和数据缓存(D-cache),可从整体上提高系统的性能。副本的off-chip记忆I-cache和D-cache减少内存的访问时间。如果你正在使用慢off-chip记忆和想要更好的表现添加I-cache和/或D-cache。定制指令。同总线的体系结构和直接存储器存取Nios的处理器使用一个总线的体系结构例如,同时架构允许一个直接存储器存取周边外设之间传递数据Nios CPU执行指令的同时进行只要直接存储器存取和处理器Nios不能访问相同的周边这个功能增加不增加系统量的时钟频率为更多的信息,请参阅184Avalon总线。 外设接口和记忆你可以创建一个Nios处理器硬件系统与任何组合的外设,内存接口,或cpu。通常,这是更有效的复制,使软件硬件资源共享一个单独的资源。唯一的限制因素的的数量,外设,与记忆系统界面设计中存在的一些问题是指在Altera FPGA逻辑。SOPC建设者的工具使它容易添加知识产权(IP)以及用户定义的逻辑在。访问Altera网站为一系列SOPC建设者准备。。Hardware/Software Development Flow This tutorial introduces software development for the Nios processor and walks you through the basic software development flow for compiling, debugging, and prototyping

您可能关注的文档

文档评论(0)

1789811832 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档