网站大量收购独家精品文档,联系QQ:2885784924

《EDA技术实验指导书.docVIP

  1. 1、本文档共49页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《EDA技术实验指导书

电子设计自动化 实验指导书 赵增荣 河北师范大学 目 录 实验一:熟悉MAX+PLUSII软件的使用…………1 实验二:层次化结构设计…………………………5 实验三:设计项目的验证…………………………8 实验四:原理图与语言进行项目设计的比较……10 实验五:扫描显示电路的驱动……………………12 实验六:十六进制计数器显示电路………………15 实验一:熟悉MAX+PLUSII软件的使用 一 实验目的: 1 熟悉MAX+PLUSII软件的使用。 2 初步了解可编程逻辑器件设计的过程。 二 实验内容: 1 设计并输入十二进制同步计数器原理图m12.gdf,并形成默认逻辑符号m12.sym。 2 设计并输入六十进制计数器原理图con60.gdf,并形成默认逻辑符号con60.sym(选作)。 三 实验步骤: (一)进入Windows操作系统,打开MAX+PLUSII软件。 1 启动File\Project Name菜单,输入设计项目的名字。 2启动菜单File\New,选择Graphic Editor File,打开原理图编辑器,进行原理图设计输入。 (二) 设计的输入 1.放置器件在原理图上 ①在原理图的空白处双击鼠标右键,出现对话框; ②在光标处(Symbol Name 处)输入元件名称或用鼠标点取元件,按下OK即可。 ③如果安放相同元件,只要按住Ctrl健,同时用鼠标拖动该元件即可。 2.添加连线到器件的管脚 把鼠标移到元件引脚附近,则标光标自动由箭头变为十字,按住鼠标右键拖动,即可画出连线。 3.保存原理图 单击保存按钮,对于第一次输入的新原理图,出现类似文件管理器的图框,选择合适目录合适名称保存刚才输入的原理图,其扩展名为.gdf,本实验中1)取名为m12.gdf 。2)取名为con60.gdf。 (三)编译 启动MAX+PLUSII\Compiler菜单,点击Assign\Device菜单,选择器件(本设计一律选用FLEX10K系列的EPF10K10LC84_3芯片)—Device JTAG Chain菜单项。 3 启动JTAG\Multi—Device JTAG Chain setup…菜单项。 4 点击Select Programming File…按钮,选择要下载的.sof文件,然后按Add加到文件列表中。 5 如果不能正确下载,可点击Detect JTAG Chain Info按钮进行测试,查找原因。最后按OK退出。 6 按Configure按钮完成下载。 (六)电路板上的连线 按管脚分配与实物相连。 四 实验报告要求 1 论述实验步骤。 2 写出实验心得。 五 实验思考题 如何形成默认逻辑符号? 附图:十二进制计数器 实验二 :层次化结构设计 一 实验目的: 1 熟悉MAX+PLUSII软件用硬件描述语言输入设计项目的 方法。 2 了解层次化结构设计。 二 实验内容 1 设计一个六十进制脉冲计数器原理图,并形成默认逻辑符号con60.sym。见附图。 2 使用MAX+PLUSII软件的文本编辑器(text editor)) 2、七段共阴极数码管显示电路:(VHDL程序) LIBRARY ieee; USE ieee.std_logic_1164.ALL; ENTITY DELED IS PORT(NUM:IN std_logic_VECTOR(3 DOWNTO 0); A,B,C,D,E,F,G: OUT std_logic); END DELED; ARCHITECTURE behave OF DELED IS SIGNAL s: std_logic_vector(3 DOWNTO 0); SIGNAL sEL: std_logic_vector(6 DOWNTO 0); BEGIN s = NUM; sEL =1111110 WHEN s=0000ELSE ----D0 0110000 WHEN s=0001ELSE ----D1 1101101 WHEN s=0010ELSE ----D2 1111001 WHEN s=0011ELSE ----D3 0110011 WHEN s=0100ELSE ----D4 1011011 WHE

文档评论(0)

lunwen1978 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档