- 1、本文档共7页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《eDP介绍
eDP介绍一、背景介绍:随着显示分辨率的越来越高,传统的VGA、DVI等接口逐渐不能满足人们的视觉需求。随后就产生了以HDMI、DisplayPort为代表的新型数字接口,外部接口方面HDMI占据了较大市场优势,但是DisplayPort凭借自身优势调整结构,使之差距正在减小。内部接口方面传统用LVDS,LVDS面对高分辨率的显示越来越吃力,DisplayPort内部接口eDP由此诞生,会在将来逐步取代LVDSLVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。二、eDP学习目的:了解eDP接口功能,和数据封包和传输方式,作用点。通过对eDP的研究,分析清楚eDP接口功能,了解驱动板的设计,熟悉eDP接口屏的点亮和故障分析。三、eDP(Embedded DisplayPort)它是一种基于DisplayPort架构和协议的一种内部数字接口。适用于平板电脑、笔记本、一体机、未来新型大屏幕高分辨率手机,未来会取代LVDS。四、eDP和LVDS比较现在以一款LG显示器LM240WU6为例来体现eDP在传输上的优势:LM240WU6:WUXGA级别分辨率1920×1200,24-bit color depth,16,777,216色用传统的LVDS驱动的话需要20lanes用eDP只需要4Lanes用来就足够。五、eDP优点:微封包结构,能够实现多数据的同时传输较大的传输速率,4lanes高达21.6Gbps较小的尺寸,宽26.3mm,高1.1mm,利于产品的轻薄化无需LVDS转换电路,简化设计较小的EMI(电磁干扰)强大的版权保护功能六、主要有三个组成部分:Main Link ,AUX CH,HPDMain Link:由1-4对lanes组成,每条lane都是一对差分线;采用交流耦合技术,发送端和接收端有不同的共模电压,因此可以把接口做的更小;每条线路现在的传输速率为:1.62/2.7/5.4Gbps;每条数据都是数据线,没有时钟线,减小了EMI;采用ANXI8B/10B编码,提高数据传输正确性作用:用来传输各类型视频数据和音频数据。如何选择lane的数目?Main Link 如何选择Lane数目需要几条Lane是根据屏幕分辨率和color depth来定的。Lane 1 Lane 2 Lanes 4 Lanes Lane rate 1.62 2.7 1.62 2.7 1.62 2.7 Max capacity 1.296 2.16 2.952 4.32 5.184 8.64 Bit rate requirement=pixel of clock rate*bpp在eDP中Pixel of clock rate 是固定的,可以通过查表得到。AUX CH:辅助通道采用交流耦合差分传输方式,是一条双向半双工传输通道采用ManchesterII编码提供1Mbps的传输速率和15m的传输距离低延时,每个传输任务都有时间要求小于500us作用:用于传输小带宽需求的数据,链路管理和设备控制HPD:热插拔检测通道一条单向通道,用于检测上层设备和下层设备是否连接,进而实现线路的连接和中断。EDID:扩展显示表示数据,用来存储显示器参数DPCD:eDP配置数据,与链路管理层相连用于链路的配置。六、高通显示驱动板架构Main link For pixels No dedicated clock channel 1, 2, or 4 lanes 1 lane – All pixels go to lane 0 2 lanes – Even pixels go to lane 0 and odd pixels go to lane 1 4 lanes – 4N pixels go to lane 0, 4N+1 pixels go to lane 1, 4N+2 pixels go to lane 2, 4N+3 pixels go to lane 3 2.7 Gbps (HBR) or 1.62 Gbps (RGR) ?Aux channel For side-band information 1 Mbps ±20% ?Hot-Plug Detection (HPD) Used for an interrupt from the eDP Rx to Tx, rather than display detection (since eDP is not external interface, there is no need for display dete
文档评论(0)