- 1、本文档共19页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
maxplus2简易教程
数字电子技术综合实验
---------MAX+PLUS II快速入门
MAX+PLUS II是Altera公司的全集成化可编程逻辑设计环境它的界面友好,在线帮助完备,初学者也可以很快学习掌握。完成高性能的设计。另外,在进行原理图输入时,可以直接放置74系列逻辑芯片,所以对于普通爱好者来说,即使不使用Altera的可编程器件,也可以把MAX+PLUS II作为逻辑仿真工具,不用搭建硬件电路,即可对自己的设计进行调试,验证。下面以具体实例介绍MAX+PLUS II V10.0的使用
功能
MAX+PLUS II的编译核心支持Altera的FLEX 10K、FLEX 8K、MAX9000、MAX7000、FLASHlogic、MAX5000、Classic系列可编程逻辑器件;
MAX+PLUS II的设计输入、处理与校验功能一起提供了全集成化的一套可编程逻辑开发工具,可加快动态调试,缩短开发周期;
MAX+PLUS II支持各种HDL设计输入,包括VHDL、Verilog和Altera的AHDL;
MAX+PLUS II可与其他工业标准设计输入、综合与校验工具链接。与CAE工具的接口符合EDIF200和209、参数化模块库(LPM)、Verilog、VHDL及其它标准。设计者可使用Altera或标准CAE设计输入工具去建立逻辑设计,使用MAX+PLUS II编译器对Altera器件设计进行编译,并使用Altera或其它CAE校验工具进行器件或板级仿真。MAX+PLUS II支持与Synopsys、Viewlogic、Mentor Graphics、Cadence、Exemplar、Data I/O、Intergraph、Minc、OrCAD等公司提供的工具接口;
使用
使用MAX+PLUS II进行设计包括四个阶段:设计输入、设计处理、设计验证和器件编程。
下面以一个最简单的例子,用ALTERA的EPLD——EP实现二分频器,来示范用MAX+PLUS II进行开发的全过程。
首先启动MAX+PLUS II,进入集成开发环境
运行:maxstart.exe
设计输入建立一个新设计输入文件,这里我们采用原理图方式Graphic Editor file (*.gdf)来进行设计输入,这是最方便,最直观的逻辑输入方法选择“OK”进入编辑状态
接着输入逻辑元件,在编辑区的空白处双击鼠标。在Symbol Name栏输入dff,表示D触发器
选择“OK”,D触发器就被放在编辑区放置器件时,在Symbol Libraries框中选择库,就可以选择常用的在Symbol Libraries框中选择mf库,就可以选择常用的74系列逻辑芯片下面再放一个反相器not
在反相器上按鼠标右键,将反相器旋转180度下面放置I/O脚,输入脚:input,输出脚:output
常用器件名称prim库(三态门-btri;与门-and2,and3..;与非门-band2,..;或门-or2,or3..,异或门-xor,非门-not,D触发器-dff, dffe带有使能端;JK触发器-jkff..;T触发器-tff;输入-input;输出-output; mf库(74ls161-74161;74ls290-74290;.. 依次对应),注意在设计时只用在器件的输出部分才可以用三态门,逻辑电路的内部不要使用三态门,这是由器件结构所决定的,可参看数电关于cpld,fpga结构部分)。
鼠标移动到器件的端上就变小十字,拖动即可画线,如图连接在PING_NAME上击,编辑管脚名为、好了,设计输入告一段落,将设计文件存盘,–count4.gdf
编译
上面已经完成了原理图的输入,需要给设计指定一个工程名,选择File-Project-Set Project to Current File,将当前工程名设为当前文件名下面定义器件,即定义用哪种来实现设计,选择Assign-Device,在弹出窗口中选择,确认show only fastest speed grades前面的√去掉,就可找到EPF10K10LC84-4。
准备开始编译,选择MAX+plus II-Compiler,弹出编译窗口,按 Start 开始编译
编译结束之后,在编译窗口中的rpt图标上双击,可打开编译报告文件,其中有便宜后的管脚分配图,可看到我们定义的管和分配I/O脚
上面MAX+PLUS II完成了编译,把我们定义的I/O脚自动分配给了器件,也许你对MAX+PLUS II自动分配的管脚不满意,没关系,自己定义,选择MAX+plus II-Floorplan Editor,进入底层编辑工具,再选择Layout-Device View和L
文档评论(0)