网站大量收购独家精品文档,联系QQ:2885784924

第10章门电路和组合逻辑电路讲解.ppt

  1. 1、本文档共52页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第10章门电路和组合逻辑电路讲解

2 3 4 5 练习 A B Si Ci 1.分析下面电路的逻辑功能 2. 用与非门设计一个三变量的判偶电路。 3. 用与非门设计一个四变量的多数表决电路。其中A为主裁判,同意时占两分,其他裁判同意时占1分,只要得3分就通过。 能实现把某种特定信息转换为机器识别的二进制代码的组合逻辑电路称为编码器。 由于中、大规模集成电路的出现,组合逻辑电路在设计概念上发生了很大的变化,现在已经有了逻辑功能很强的组合逻辑器件,常用的组合逻辑电路部件有加法器、数值比较 10.4 .1 编码器 器、编码器、译码器、数据选择器和数据分配器等。灵活地应用它们,将会使组合逻辑电路在设计时事半功倍。下面我们向大家介绍其中的一些组合逻辑器件。 10.4 组合逻辑器件 优先线编码器 10线—4线编码器是将十进制数码转换为二进制代码的组合逻辑电路。常用的集成芯片有74LS147等。 74LS147的逻辑符号和管脚功能 1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9 I1~I9为输入信号端;A~D为输出端,均为低电平有效。 7 4 L S 1 4 7 74LS147编码器真值表 输入 输出 × × × × × × × × × × × × × × × × × 0 × × × × × × × 0 1 × × × × × × 0 1 1 × × × × × 0 1 1 1 × × × × 0 1 1 1 1 × × × 0 1 1 1 1 1 × × 0 1 1 1 1 1 1 × 0 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 A B C D I I I I I I I I I 9 8 7 6 5 4 3 2 1 从真值表中可以看出,当无输入信号或输入信号中无低电平“0”时,输出端全部为高电平“1”;若输入端I9为“0”时,不论其它输入端是否有输入信号输入,输出为0110(1001的反码);再根据其它输入端的输入情况可以得出相应的输出代码, I9的优先级别最高, I1的优先级别最低。 二进制编码器 变量编码器的输出位数为n时,输入端的数量为2n。下面以8线—3线优先编码器74LS148为例,介绍这类编码器的功能及应用。 1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9 7 4 L S 1 4 8 显然,74LS147芯片是一种优先编码器。在优先编码器中优先级别高的信号排斥级别低的信号,具有单方面排斥的特性。 74LS148的管脚排列图 管脚排列图中,I0~ I7为输入信号端, Y0 ~ Y2为输出端, S为使能输入端, OE为使能输出端, GS为片优先编码输出端。 当使能输入端S=1时,电路处于禁止编码状态,所有的输出端全部输出高电平“1”;当使能输入端S=0时,电路处于正常编码状态,输出端的电平由I0~ I7 的输入信号而定。 I7的优先级别最高, I0级别最低。 使能输出端OE =0时,表示电路处于正常编码同时又无输入编码信号的状态。 片优先编码输出端GS=0时,表示电路处于正常编码且

文档评论(0)

4477704 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档